EFT的产生:EFT是由于感性负载在断开或接通时,因开关触点间隙的绝缘击穿或触点弹跳等缘故,在开关处会产生一连串的暂态脉冲(脉冲群)骚扰。当感性负载多次重复通断,则脉冲群又会以相应的时间间隙多次重复
2016-01-27 14:21
国标 17626.4 EFT 测试标准。 相当于IEC61000-4-4。
2015-05-06 15:42
PCB微短路是什么_PCB微短路如何解决-华强pcb 在PCB的使用过程中,偶尔会出现微短路、短路的现象在出现这些
2018-01-17 09:54
transient waveforms such as IEC ESD, IEC EFT, and IEC surge. The reference design shows the level
2018-12-07 14:25
`针对PCB板翘曲如何解决? 线路板翘曲会造成元器件定位不准;板弯在SMT,THT时,元器件插脚不整,将给组装和安装工作带来不少困难。 IPC-6012,SMB--SMT的线路板最大翘曲度或扭曲
2017-11-10 11:43
针对PCB板翘曲如何解决? 线路板翘曲会造成元器件定位不准;板弯在SMT,THT时,元器件插脚不整,将给组装和安装工作带来不少困难。 IPC-6012,SMB--SMT的线路板最大翘曲度或扭曲
2017-11-10 15:54
RS-485总线是一种工业通讯中常用的现场总线,但一般工业控制环境较为恶劣,总线会受到比较多的外部干扰,影响其可靠性。其中电快速脉冲群骚扰(EFT)就是一种常见的干扰,今天我们来谈谈如何测试与排除脉冲群骚扰对RS-485总线的影响。
2018-09-20 16:28
在高速PCB设计时为了防止反射就要考虑阻抗匹配,但由于PCB的加工工艺限制了阻抗的连续性而仿真又仿不到,在原理图的设计时怎样来考虑这个问题?另外关于IBIS模型,不知在那里能提供比较准确的IBIS
2012-03-03 12:41
描述TIDA-00731 是用于检查如何防止 RS-485 总线出现致命瞬态波形(例如 IEC ESD、IEC EFT 和 IEC 浪涌)的参考设计。该参考设计显示通过在标准 RS-485 收发器
2018-08-29 09:15
DIP就是插件,采用这种封装方式的芯片有两排引脚,可以直接焊在有DIP结构的芯片插座上或焊在有相同焊孔数的焊位中。其特点是可以很方便地实现PCB板的穿孔焊接,和主板有很好的兼容性。但是由于其封装面积
2023-02-23 18:12