先上图:都说直角走线对高速电路有影响,那请教一下,如上图中过孔上下层布成垂直走线,对板子有什么影响?有必要布成钝角走线吗?希望大神们予以指点,多谢!
2016-09-26 14:55
信号传播的时间被改变了。容性耦合电流和感性耦合电流共同构成了串扰,如何抑制串扰呢?增加走线之间间距,这是非常有效的手段。减小平行信号走线的长度,尽量做的垂直走线,避免下
2022-12-27 20:33
示波器垂直量测量出现偏差的原因是什么?如何减小示波器垂直量测量偏差?
2021-05-08 09:48
的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。 图4 特性阻抗连续规则 规则五:高速PCB设计的布线方向规则 相邻两层间的走线必须遵循
2018-09-20 10:38
为什么PCB走线中不能出现锐角和直角?而且走线也不能和IC的PIN脚垂直?会影响到什么?
2023-04-11 16:31
我画好一个电路图后,用电气检查没有错,元件都在,封装都没有错,可update pcb后又个别器件引脚没有预飞线出来,还要对比原理图才知道是哪块缺了线,自己手动画,好麻烦,不知道是什么
2012-06-05 09:40
。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。 规则五:高速PCB设计的布线方向规则 相邻两层间的走线必须遵循垂直走
2016-01-19 22:50
同一条信号线从顶层经过孔到底层,假如该信号线顶层和顶层是垂直的(垂直点就是过孔点),那这算不算是90°走线,是不是需要避
2019-05-28 05:35
我用 Altium designer 13 画图,PCB布局时出现了异常问题,PCB板上 有白色的 平行线,不知道什么原因导致的,也无法删除,如下面图片红色箭头所示:
2015-05-20 00:35
1、pcb时钟频率超过5MHZ或信号上升时间小于5ns,一般需要使用多层板设计。原因:采用多层板设计信号回路面积能够得到很好的控制。2、对于多层板,关键布线层(时钟线、总线、接口信号
2014-12-25 10:19