• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB差分走线阻抗控制技术(二)

    上的位置不同。目前的PCB板都采用多层走线的设计,在生产时需要经过压制。当PCB板压制时,板子不同的位置所受到的压力不可能做到一致,这样制成的

    2019-05-29 07:49

  • PCB的焊垫设计与COB对PCB设计的要求

    线的位置,降低焊线相交短路的问题。所以有对角线的焊垫设计就不符合要求啰。建议可以缩短PCB焊垫间距来取消对角

    2015-01-12 14:35

  • 高速HDMI接口PCB相关阻抗匹配控制设计指南

    PCB设计时,注意控制走线时的阻抗控制,往往可以做到很好的匹配。 对于通常的聚酯胶片PCB 来说,传输线的长度和微带

    2019-05-17 10:40

  • 高速PCB设计中的阻抗匹配

    阻抗匹配阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,

    2019-05-31 08:12

  • PCB阻抗控制和叠层设计

    在实际情况中,需要在数字边际速度高于1ns或模拟频率超过300Mhz时控制迹线阻抗PCB 迹线的关键参数之一是其特性阻抗(即波沿信号传输线路传送时电压与电流的比值)。

    2019-05-30 07:18

  • 如何解决PCB设计中的阻抗匹配问题

    模型库。我们从网上下载的库大多数都不太准确,很影响仿真的参考性。在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(m

    2012-03-03 12:41

  • MIPI的走线阻抗

    MIPI的走线阻抗100欧的要求是根据LVDS(Low Voltage Differential Signaling)电平定义的。LVDS差分信号PN两线最大幅度是35

    2019-05-30 07:25

  • 高速pcb设计的阻抗匹配

    匹配。对于什么情况下需要匹配,采用什么方式的匹配,为什么采用这种方式。例如:差分的匹配多数采用终端的匹配;时钟采用源段匹配; 1、串联终端匹配串联终端匹配的理论出发点是在信号源端阻抗低于传输线特征

    2019-05-29 07:03

  • PCB stack设计的特征阻抗

    在高速数字电路设计流程中,第一步需要做的就是根据系统的复杂程度,成本因素等相关方面决定印制电路板(PCB)的叠层结构(Stack),而在PCB stack设计的过程中,特征阻抗

    2019-05-23 07:13

  • pcb蛇形走线

    ;=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走

    2019-05-22 02:48