本帖最后由 山文丰 于 2020-7-14 14:32 编辑 1、为什么要等长,等长的重要性。在 PCB 设计中,等长走线
2020-07-14 14:30
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的
2018-08-22 08:18
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的
2023-12-14 07:11
PCB设计如何绕等长?阻抗会对信号速度产生影响吗?
2021-03-06 08:47
为:先做Address的等长,再往两边扩展做data的等长9、在组内绕线时一定要找出组内最长的信号线,并尽可能缩短,再以其为基准进行绕线10、绕
2017-10-16 15:30
等长SDRAM时,比如A0换TAB键标题显示的是总的线长,大于目标长度,不能绕等长要怎么设置按ctrl+鼠标中间显示的也是总的线长,add from-to里显示的是正确
2019-04-23 07:35
差分线何时要考虑线的等长?如果要考虑使用等长线的话,两根信号线之间的长度
2019-05-20 05:35
;数字键2增大绕线拐角幅度;数字键3减小绕线Gap间距;数字键4增大绕线Gap间距;Shift+a可以直接在走线模式下绕点对点等长Ctrl+鼠标中键可以查看网络长度原创文章,转载请注明: 转载自 allegro小北
2018-08-04 13:03
等长是PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长,
2014-12-01 11:00
我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线的PCB走线的差分对间等长有没有要求?(PS:16对差分线,都做
2023-12-18 06:26