本帖最后由 郑振宇altium 于 2019-11-19 14:43 编辑 我们在设计完原理图后到设计PCB之前,我们可以利用软件自带的ERC功能对一些常规的电气性能进行检查,可以去避免一些
2019-11-19 14:41
往我们画完电路原理图后,也知道要检查检查,但从哪些地方入手检查呢?检查原理图需要注意哪些地方呢?下面听我根据我的经验一一
2019-07-04 09:20
我先使用的是AD16 ,想找Mode的设置,因为在检查原理图时报错“Extra Pin XX-XX in Normal of part XX”。解决说是 出现这种情况是因为该元件符号有多种Mode
2019-08-06 05:35
原理图 简介 在设计中添加图框 原理图之间导航器 原理图之间的电气连接 层次设计实例 检查原理图 筛选工具 网络高亮
2023-05-21 16:06
本帖最后由 cooldog123pp 于 2020-3-30 14:26 编辑 近期一直在做嵌入式系统,画原理图。最后,为了保证原理图准确无误,检查原理图花费我近
2018-08-15 10:11
在PCB反向技术研究中,反推原理图是指依据PCB文件图反推出或者直接根据产品实物描绘出PCB电路
2015-02-05 17:43
我为了给pcb工程换一个名字,将原理图和pcb图复制到新建的pcb工程下,弄完之后进行连线
2019-09-03 01:22
在使用cadence设计原理图时,有时会出现一些连线错误,如单网络,信号互连错误等等,业界有没有专业的针对cadence的检查工具,能够设置一些条件,将错误检查出来,如有这方面的信息,请提供以下,谢谢!!
2015-02-09 15:58
的代码检查了多遍也确定是没有错误的。。。正文查阅芯片的官方数据手册后,发现有这样一句话:再看看我所调试的PCB板子的原理图:很明显这里的 VREF+ 和 VREF- 没有连接,正确的
2021-12-06 06:28
制原理图流程总结:新建工程和原理图加载元器件并生成序号以对齐为原则布线连接线并适当微调检查电路图正确性加入图纸信息和注释1.新建工程-保存工程-新建
2021-07-05 06:35