• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • AD18中PCB布线时网络间距边界的打开与关闭

    Altium Designer 18 PCB布线时网络间距边界的打开与关闭如图,在PCB布线时,软件可以显示网络的间距边界。那么如何打开该

    2019-07-10 07:26

  • PADS PCB分线优势

    分信号在高速电路设计中应用越来越广泛,如USB、HDMI、PCI、DDR*等,承载分信号的分线主要优势有:抗干扰能力强,能有效抑制EMI、时序定位精确等,对于PCB

    2019-05-20 09:32

  • 分线对的PCB设计要点

    分线对的PCB设计要点

    2012-08-20 14:52

  • PCB设计高速分信号的布线技巧

    pcb上靠近平行走高速分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响传输距离,为什么?我在一些大公司的评估板上看到高速布线有的

    2012-03-03 12:37

  • 如何搞定PCB设计的分信号

    来源:互联网在高速PCB设计中,分信号的应用越来越广泛,这主要原因是和普通的单端信号走线相比,分信号具有抗干扰能力强、能有效抑制EMI、时序定位精确的优势。作为一名(准)P

    2020-10-23 08:36

  • PCB小知识14】分走线

    采用分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。何为分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较

    2016-01-30 11:11

  • 边界扫描测试技术介绍

    边界扫描测试技术 不属于 coresight架构,边界扫描测试技术 被 coresight 架构 使用.综述联合测试行动组(Joint Test Action Group,简称 JTAG)提出了边界

    2022-02-17 07:33

  • PCB分走线的阻抗控制技术(二)

    的相互作用无法真实地获得;无法实现虚拟接地,在进行分TDR测试时通道A和通道B的探头都必须有各自独立的接地点。但是在PCB板内部的真实分走线附近往往找不到接地点,导致无法在

    2019-05-29 07:49

  • 在原理图填PCB规则方法演示

    AltiumDesigner 提供了在原理图中设置PCB布线规则的能力,这样为工程师在交互式设计上提供了更加便利的设计环境。下面将演示如何在原理图填PCB规则

    2019-07-10 07:07

  • 小型四旋翼:PCB设计源码全部开源分享

    小型四旋翼(PCB设计源码全部开源)

    2018-08-16 09:21