有对晶振很了解的,一直有个疑问,layout的时候晶振下面到底要不要挖空,有的说挖空,有的不挖空。公司的很多项目我看也都没有挖空
2025-03-10 06:32
含有光耦的电路 PCB该如何布局布线比较好
2014-05-30 10:36
我现在用的是prteus 7.8 sp2版本的。现在做了一个pcb板子,但是封装的时候,4脚光耦封装不了没,库里没有4角的光耦
2012-06-13 12:47
在音频分析领域,看老外的板子,使用运放AD797搭建电路作为ADC的前级驱动电路,PCB的接地层中,在AD797及其周围电路元器件下方,接地层部分被挖空;这跟接底层最好是完整的这一原则比较矛盾。不知道AD797下方的接地层被
2023-11-22 06:06
本帖最后由 gk320830 于 2015-3-8 23:49 编辑 需要长距离(8米)左右的并行数据(8位),单片机接收,需要加光耦吗?
2012-11-06 22:39
TL431的应用2.3 隔离电路原理3.应用电路1.前言开关电源原副边需要隔离,最简单的是使用光耦隔离。光耦隔离包括两个核心的器件,
2021-10-28 07:27
光耦合器(opticalcoupler,英文缩写为OC)亦称光电隔离器或光电耦合器,简称光耦。它是以光为媒介来传输电信号的器件,通常把发光器(红外线发光二极管LED)与
2013-02-22 16:03
想问,本来打算用STM32IO口驱动光耦,然后光耦输出端集电极接电压,控制PMOS管导通。但是发现很多光
2018-05-08 09:52
BGA放置在PCB顶层,退耦电容放置在BGA下面的底层,如何移动退耦电容?
2023-03-29 17:24
这些档位其实是根据CTR(传输比)来分类的。CTR是描述光耦控制特性的参数,也就是副边的Ic电流与原边的输入IF电流的百分比。具体的参数见下面的表格:从上面的表格来看,每一个档位的CTR都是在一定范围内
2021-09-17 09:58