为什么生成的PCB图中元件的管脚会出现×的符号?有的有,有的没有
2015-07-30 13:56
用pads画这个元件时碰到问题了我想在sch文件中用通常的G,S,D三个管脚的元件封装,但实际pcb焊盘有5个需要连接的那么pc
2015-03-10 11:14
1)器件绘制完成以后,运行“库元件规则检测”,出现报错,如图2-88所示2)从图中描述我,我们可以看出是器件“Connector 36”的第19号管脚重复了。图2-88检查报错
2021-05-08 09:57
不会导致管脚表面发黄而内层正常的现象。以前作者遇到一个客户,PCB装焊混合工艺生产的时候,也发现过元件管脚表面变色的问题,其原因是红胶二次过炉,第二次锡膏加热的温度高,
2017-04-13 16:05
本帖最后由 凡亿_PCB 于 2021-5-8 10:03 编辑 1)当库元件规则检测出“NO Description”的报错时,是因为器件缺少描述。如图2-90所示。2)可以打开该
2021-05-08 09:58
打开Cadence->PCB Editor,制作元件封装,为之后的PCB设计做准备。这里给出元件封装所要添加的最基本元素。关于
2019-07-17 07:57
一个元件,封装库的管脚比元件库管脚多,会出错吗
2015-05-07 19:54
圆形元件周围元件靠近就报错,不知有没办法解决?等高手回复
2019-09-04 23:27
小弟正联系使用AD09画PCB。进入铺地阶段。开发板的铺地是怎么实现的呢?开发板的铺地和元件的管脚之间的间距很大,但是我的铺地和管脚之间的距离很小,请问,如何设置?开发
2019-01-18 06:36
新手上路中,现要作pcb版,元件库里没有我要的原件,自己建元件库是不是要知道原件的封装和管脚的间距啊?不懂,求指导,主要是管脚
2013-05-23 22:01