• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PCB板边走高频高速信号线有哪些注意事项

    我们经常在教科书或者原厂的PCBDesignGuide里看到一些关于高频高速信号的设计原则,其中就包括在PCB电路板的边缘不要走高速信号线,而对于板载

    2020-11-11 17:06

  • 详解PCB线信号完整性问题

    现在但凡打开SoC原厂的PCB Layout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直角走线

    2023-04-03 16:29

  • PCB信号完整性搞不定?教你高速信号跳过PCB线的方法

    每次串行数据速率提高,其都会暴露出掩盖在低速下的问题。许多这些问题是因为PCB线、过孔和连接器中发生损耗引起的信号完整性下降而造成的。

    2018-02-05 19:16

  • 浅谈差分处理和信号分析

    差分线是PCB设计中非常重要的一部分信号线信号处理要求也是相当严谨,今天为大家介绍下差分信号的原理以及其在PCB设计中

    2020-03-09 09:54

  • 高速信号PCB线屏蔽设计方案

    在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。

    2019-12-16 14:52

  • PCB板上多长的走线才是传输线

    传输线的定义是有信号回流的信号线(由两条一定长度导线组成,一条是信号传播路径,另一条是信号返回路径),最常见的传输

    2020-11-06 10:25

  • PCB线信号时延的影响分析

    串行信号在发送端将数据信号和时钟(CLK)信号通过编码方式一起发送,在接收端通过时钟数据恢复(CDR)得到数据信号和时钟信号

    2019-09-20 14:12

  • 高速信号的走线闭环规则

    解决。 高速信号线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。 建议屏

    2023-05-22 09:15

  • PCB怎么过孔走线

    电路布局。为了有效地减少EMI,最好把信号线和地线的过孔分开。此外,选择合适的过孔类型可以大大提高PCB的可靠性和性能。

    2023-08-26 12:06

  • 如何控制PCB线的阻抗

    PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制走线

    2019-10-04 17:17