• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 解决PCB设计消除的办法

    PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路板设计最常用的软件等问题,本文我们讲一下关于怎么解决PCB设计中消除

    2020-11-02 09:19

  • PCB设计与-真实世界的(上)

    ?对有一个量化的概念将会让我们的设计更加有把握。1.3W规则在PCB设计中为了减少线间,应保证线间距足够大,当线

    2014-10-21 09:53

  • 高速电路设计中反射和的形成原因是什么

    高速PCB设计中的信号完整性概念以及破坏信号完整性的原因高速电路设计中反射和的形成原因

    2021-04-27 06:57

  • PCB设计与-真实世界的(下)

    作者:一博科技SI工程师陈德恒3. 仿真实例在ADS软件中构建如下电路: 图2图2为微带线的近端仿真图,经过Allegro中的Transmission line Calculators软件对其叠

    2014-10-21 09:52

  • 互相产生的原因

    多了,这样我想有个问题就是,在正常采集时,这几个通道间会不会有互相的问题。谢谢。 另外我想知道互相产生原因,如

    2023-11-21 08:15

  • PCB设计中如何处理问题

    PCB设计中如何处理问题        变化的信号(例如阶跃信号)沿

    2009-03-20 14:04

  • ADC电路中造成串原因?如何消除

    上就会出现噪声。将采样的时间延长也无法消除。 想请教一下各路专家,造成串原因和如何消除

    2023-12-18 08:27

  • 请问ADC电路的原因是什么?

    是SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上就会出现噪声。将采样的时间延长也无法消除

    2019-05-14 14:17

  • 什么是小间距QFN封装PCB设计抑制?

    一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出

    2019-07-30 08:03

  • 什么是

    。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所以,也可以理解为感应噪声

    2019-03-21 06:20