• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 解决PCB设计消除的办法

    PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路板设计最常用的软件等问题,本文我们讲一下关于怎么解决PCB设计消除

    2020-11-02 09:19

  • 针对PCB设计由小间距QFN封装引入的抑制方法

    。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计由小间距QFN封装引入的抑制方法进行了仿真分析,为此类设

    2022-11-21 06:14

  • 信号在PCB走线关于 , 奇偶模式的传输时延

    间耦合以及绕线方式等有关。随着PCB走线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB走线对信号时延的影响变的尤为重要。本文基于仿真分析DK,

    2015-01-05 11:02

  • 综合布线测试的重要参数——

    是一个非常重要的参数,是综合布线工程投入使用前必须测试的参数。而在测试是以NEXT、PS NEXT、ACR-F、PS ACR-F、PS ANEXT、PS AACR-F等多种形式存在的,下面就给

    2018-01-19 11:15

  • 不得不知道的EMC机理--

    噪声一般会同时影响信号的边沿和幅度。因此,对于来说两个方面的影响都应该考虑。形成的根源在于耦合。在多导体系统

    2019-04-18 09:30

  • 高速电路信号完整性分析与设计—

    高速电路信号完整性分析与设计—是由电磁耦合引起的,布线距离过近,导致彼此的电磁场相互影响

    2009-09-12 10:31

  • 如何减少线缆设计

    的电容,如下图 1 所示。图 1. 带状线缆相邻电线间的电容由于信号会相互干扰,两条信号线之间的电容会引起信号延迟、噪声耦合或瞬态电压。图 2 是电缆电容在通用双线开漏通信总线引起大量瞬态电压的实例

    2022-11-23 07:51

  • 高速PCB设计准则——减少的措施

    做到负载匹配,通过减小反射的方法来减小串6.如果需要,可以进行自屏蔽7.关键信号线布在中间层(上下都是地平面);切中间层线与线的间隔要大于表层8.差分线一定要平行等长。9.走线要充分考虑回流路径,不要‘跨越’地平面

    2015-03-06 10:19

  • 关于设计PCB的那点

    PCB设计遇到多路一样的电路,怎么做最方便,一个一个摆多费事。分享一个多通道设计。

    2015-07-07 09:56

  • PCB的电磁兼容设计

    -阻抗匹配消除的方法合理的PCB布局-将敏感的模拟部分与易产生干扰的数字部分尽量隔离,使易产生干扰的数字信号走线上尽量靠近交流地,使高频信号获得较好的回流路径。尽量减小信号回路的面积,降低地线的阻抗

    2009-06-18 07:50