设计规则检查(Design Rule Check,简称DRC)是芯片设计中的一个关键步骤,旨在确保电路设计的物理布局符合制造工艺的要求。可以把它类比为建筑设计中的
2025-03-04 14:58
线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。
2019-04-29 18:28
在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线
2019-03-15 14:05
pcb板的厚度是规则设置中的一个重要参数。通常情况下,pcb板的厚度是0.8-3.2mm,厚度的选择取决于电路的复杂性和应用环境。在选择
2023-08-26 12:07
在用Altium设计pcb时线段的连接没有连接到中心,看起来是连上的,实际他并没有连接上(就连drc
2019-07-28 11:58
解决。 高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽
2023-05-22 09:15
在用Altium设计pcb时线段的连接没有连接到中心,看起来是连上的,实际他并没有连接上(就连drc
2019-02-11 13:51
在pcb设计的时候,很多时候需要一些网络的线是基本一样的,如果一个网络对应一个规则,少数几个还好,那10个甚至几十个;这样需要的规则太多,对设计非常不利,下面就来教教大
2019-07-14 11:47
PCB布板过程中,对系统布局完毕以后,要对PCB图进行审查,看系统的布局是否合理,是否能够达到最优的效果。
2019-06-11 14:55
为了保证PCB设计的准确性,整个PCB设计过程中需要进行多次检查,接下来为大家介绍PCB设计的六个
2019-05-15 15:51