• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • PADS Layout和Router之间的同步模式解析

    PADS Layout和Router同步模式在PADS 9.1 中已经可以通过点击工具栏的按钮在PADS Layout和PADS

    2019-11-22 15:01

  • 以太网布线的分对等长规则

    分线,千兆模式下是4对分线。在部分PHY芯片的Datasheet或者应用手册中会给出MII/RMM/GMII/RGMII接口,MDI接口的等长规则,但是很少有厂家提到以太网变压器与RJ45之间的分对

    2019-05-26 09:38

  • Allegro中关于绕等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的分线也就跟着越来越多,对内

    2018-10-19 15:33

  • 等长的命令和技巧

    上述并行总线等长布线的概念。但因为这些串行信号都采用分信号,为了保证分信号的信号质量,对分信号对的布线一般会要求等长

    2018-11-29 15:34

  • 等长更快的操作方法

    从早期的15.x版本到如今依然运用广泛的16.5版本,不管是分对内还是组间,绕等长的命令只有一个Delay Tune可以用,不过就这一个命令从速度上来讲依然比其他软件要快。

    2018-07-20 15:27

  • PADS logic与PADS layout连接步骤记录

    PADS logic 中原理图同步PCB

    2019-09-22 10:41

  • PCB设计中如何实现等长走线

    在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • 做内层PCB设计需要了解那些内容布局布线和绕等长技术你了解吗

    经常画高速板的同学都知道,10个高速板有9个要绕等长,而且内存出现的频率尤其频繁,整的现在画板子不绕两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的绕等长的方法,用allegro绕等长还是非常任性的。看看下图

    2018-11-11 10:55

  • Allegro的通用等长规则设置方法

    本例中需要实现PCI-e金手指到EMMC芯片等长,包括D0-D7,CLK,CMD这10条网络。查看各条网络,确认是否存在串联匹配电阻。本例中,仅在时钟线上存在,如下图的高亮器件。

    2019-06-22 09:44

  • 示波器常用的探头有哪些(电压、电流、逻辑、分详解)

    示波器探头的种类有很多,大体上可以分为电压、电流、逻辑、分等几大类。

    2017-11-09 12:50