在用PCB LAYOUT工具PADS LOGIC画原理图时,除了画有电气连接的线外,还有一些标识,格式框等需要画成无电气特性的线。在
2011-11-11 17:42
在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行
2020-11-22 11:54
有了单线的自动等长,那就肯定不会放过板上随处可见的差分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的差分线也就跟着越来越多,对内等长的工作量自然就加大了。但是自从有了绕线新功能,就再也不担心绕
2018-10-19 15:33
经常画高速板的同学都知道,10个高速板有9个要绕等长,而且内存出现的频率尤其频繁,整的现在画板子不绕两下都有点不习惯。好在上期给大家介绍了几种快的不能再快的绕等长的方法,用allegro绕
2018-11-11 10:55
这里我们主要介绍PADS LOGIC里的Tools》options对话框中的General,在PADS2007中对原理图的操作这篇中,我们认识了原理图零件,在PCB LAYOUT画原理图之前,还有一个重要环节要了解,
2011-11-11 17:50
在DDR的设计中,需要对数据线及地址线进行分组及等长来满足时序匹配,通常DDR的数据线之间的长度误差需要保证在50mil以内,地址
2022-11-02 09:25
上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号的信号质量,对差分信号对的布线一般会要求等长且按总线规范的要求进行阻抗匹配的控制。
2018-11-29 15:34
虚拟过孔也被称为T点或者是分支点,可以定义一个点,通常是从驱动器到这个点“分支”出去到多个接受器,进一步增强了PADS中多片DDR走线方面的功能。我们可以定义特殊的间距和高速设计规则到这个新的拓扑结构。
2022-11-08 09:14
在PADS logic 中原理图同步PCB
2019-09-22 10:41
PADS Layout和Router同步模式在PADS 9.1 中已经可以通过点击工具栏的按钮在PADS Layout和PADS Router之间任意切换。
2019-11-22 15:01