铺铜后,验证时老是随机出来几个GND出错,解释说是填充边框的问题。改设计规则距离也没有整好这个问题,故向烧友们求助。
2019-11-11 17:13
pcb画完后为网络加过孔,不知道为什么一加过孔,验证连接性就报错,求指教!
2016-08-02 17:09
`请教下各位大神 PADS覆铜边框怎么删除 如图 蓝色和粉红色边框.`
2017-04-27 09:24
在pads layout 里画好板子后验证设计连接性有4个错误但连线都连上了请问这是什么问题?
2014-02-13 12:22
`使用PADS VX2.2 设计的4层板,验证设计时报出10个连接性错误,反复核对无论如何都无法解决,还请各位高手帮忙看一下,到底是什么地方出了问题,非常感谢!附件中上
2020-06-23 16:07
我用的是pads9.5在验证安全间距是很明显是短路了,但还是不报错,但连线是有报错,请教大虾们咋回事?
2017-05-13 17:21
小弟(其实也不小了)最近开始接触PADS,以前一直用altium designer ,好不习惯。新建原理图文档发现边框占了太多地方,A4大小转成PDF后看了一下画图的地方所剩无几,以前在AD6里面
2012-04-07 16:35
`求解各位大神: PADS四层板(顶层,地层,电源层,底层)COPPER POUR画好覆铜边框后进行Flood,但是看不到覆铜效果,能不能告诉我怎么解决,在这里一直没找到原因,万分感谢!!!`
2015-10-27 16:18
本人刚学PADS,问一下pads logic中电路元器件怎么导入到pads layout中?还有就是板边框怎么画,是在LAYOUT里画还是用CAD做好后保存DXF格式在
2023-04-28 16:27
嗨, 我买了EVAL6480H板,这是R1.1版本。 在板上,J6引脚4标记为GND,但是,如果你看一下布局,引脚4实际上连接到VS.我使用DMM测量连续性以验证
2018-10-31 17:58