我们平时在PCB布线的时候,对于比较重要的信号都要做特殊处理,比如包地或者时“3W”,所谓3w指的是线与线之间的间距要满足三倍的线宽,那么我们怎么理解这个
2023-05-04 15:58
解决。 高速信号走线屏蔽规则 如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,则需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。 建议屏
2023-05-22 09:15
其中W为走线宽度,l为走线长度,可以发现PCB走线电感与敷铜厚度无关,走
2023-01-19 09:11
电源线尽可能的宽,不应低于18mil,信号线宽不应低于4mil,cpu出入线不应低于4mil(或6mil),线间距不低于8mil;高密度板可采用4/6mil的线宽/间距,低密度版,尽量采用6/8mil的线宽/间距。信号线间距须遵循
2019-10-25 14:16
很多人对于PCB走线的参考平面感到迷惑,经常有人问:对于内层走线,如果走线
2018-03-08 17:18
本文主要介绍了配电柜走线工艺及走线技巧。仔细查看工程施工通知上的有关说明,一次系统图上柜体结构,元件布置和材料明细表上元件型号以及对元件的要求。
2019-08-01 15:59
在Protel的硬件开发中,PCB设计中的3W和20H原则很重要,本文就介绍了是3W原则、20H原则、五五规则,这些值得借鉴。
2016-07-05 14:25
在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。
2019-03-15 14:05
从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角
2019-09-25 14:32
表层走线与内层走线更为规范的说法应该是微带线与带状线。两种
2020-12-19 10:23