• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • c6678 关于pll中ddr频率的运算公式

    硬件:c6678 // The System PLL governs the device (CorePac) operating speed. // // Each board designer

    2018-06-21 02:45

  • DDS与PLL的细微差别

    DDS允许您改变DDS公式,使分母不再局限于2的幂。任何PLL在频率分辨率上都不及P-MOD DDS(如AD9913、AD9914、AD9915、AD9164)。我认为这是它的固有特性。我想我会在未来

    2019-01-18 13:19

  • DDS与PLL的细微差别

    改变DDS公式,使分母不再局限于2的幂。任何PLL在频率分辨率上都不及P-MOD DDS(如AD9913、AD9914、AD9915、AD9164)。我认为这是它的固有特性。我想我会在未来撰写更多

    2018-10-11 11:15

  • 什么是PLL? PLL有什么作用?

    什么是PLL? PLL有什么作用?

    2021-06-18 07:03

  • 时序分析-寻找PLL相移值

    特权老师,您好,关于时序分析-寻找PLL相移值,有些问题想请教您:疑问一:在您的《特权和你一起学NIOS II》书中,第五章,5.4 三部曲-时序报告,5.4.1 寻找PLL相移值,第102页,书中

    2013-10-22 22:26

  • AD9883的PLL设置HSOUT和DCLK不稳定

    我用AD9883对视频进行A/D转换,VGA信号的帧频为75HZ,分辨率为800*600。我按照pll divider的计算公式算得分频系数为1056,VCO RANGE 和CHARGE PUNMP CURRENT的值也按参考的值写入。但是发现得到的HSOUT和D

    2018-11-27 09:16

  • PLL的电源管理设计

    频谱密度通常可通过LDO数据手册的 典型性能曲线读取。当VCO连接在负反馈PLL内时,LDO噪声以类似于VCO噪声的方式通过PLL环路滤波器进行高通滤波。因此,上述公式仅适用于大于

    2018-12-21 09:05

  • 紫光同创——PLL IP 的使用(Logos2)

    列表 通过APB接口修改相关寄存器数值重新配置输出时钟频率,详细寄存器地址及其定义,如表2所示: 3、动态时钟计算公式 (1) 输出频率的计算 PLL 输出时钟频率由输入时钟频率、配置模式

    2024-08-15 17:41

  • GTP PLL锁定问题

    嗨,我在我的设计中使用了向导生成的GTP Core。我仅使用PLL0使用四个磁贴,每个磁贴都是相同的。我还使用了两个用户时钟(一个用于TX(通道速度:0.64Gbps),一个用于RX

    2019-06-19 11:27

  • models 仿真 PLL

    用modelsim10.0c对Cyclone4的PLL核做后仿真时,出现了这样的问题:PLL工作正常,PLL的输出脚上有波形,但是与PLL相连的触发器的时钟脚上却没有波

    2012-04-11 15:26