{"error":{"root_cause":[{"type":"query_shard_exception","reason":"failed to create query: {\n \"regexp\" : {\n \"keyword\" : {\n \"value\" : \".*megahertz (MHz.*\",\n \"flags_value\" : 65535,\n \"max_determinized_states\" : 10000,\n \"boost\" : 1.0\n }\n }\n}","index_uuid":"SON-ziQURzKK3JljPlVlCQ","index":"recommend_keyword_search_v1"}],"type":"search_phase_execution_exception","reason":"all shards failed","phase":"query","grouped":true,"failed_shards":[{"shard":0,"index":"recommend_keyword_search_v1","node":"c8Ry91qkQA6igO07LZRl5w","reason":{"type":"query_shard_exception","reason":"failed to create query: {\n \"regexp\" : {\n \"keyword\" : {\n \"value\" : \".*megahertz (MHz.*\",\n \"flags_value\" : 65535,\n \"max_determinized_states\" : 10000,\n \"boost\" : 1.0\n }\n }\n}","index_uuid":"SON-ziQURzKK3JljPlVlCQ","index":"recommend_keyword_search_v1","caused_by":{"type":"illegal_argument_exception","reason":"expected ')' at position 18"}}}]},"status":400}
您好,我正在使用A.09.80.15固件,我正在尝试为我在Megahertz单元中配置的SMC通道设置标记。如果我尝试输入值(即200 MHz)并使用小写的“m”,则不会设置它。只有当我使用大写
2019-04-15 08:20
如何将148MHz划分为3.072MHz,我使用spartan3,谢谢以上来自于谷歌翻译以下为原文How to divide 148MHz into 3.072MHz,
2019-06-18 07:29
我希望从我的24MHz系统时钟产生2MHz时钟(除以12)。在Virtex-2库中似乎没有“Divide by 12”部分。此外,DCM(数字时钟管理器)向导将不允许我从DCM创建除以12的输出
2020-05-28 06:57
我正在使用planahead 14.4在VC707上添加7系列MIG(IP版本1.07a)。当我使用第一个具有200MHz振荡器输入的时钟发生器驱动MIG时,我的设计可以完全路由,我尝试
2020-08-11 10:07
aic23B手册设置采样率的章节中问题是:1、正常模式下是不是MCLK只能设置为12.288MHz,11.2896MHz,18.432MHz,16.9344MHz这几种
2019-08-09 08:49
嗨,我一直在文档中搜索如何在virtex-5 FPGA中生成400MHz时钟,但我找不到它。我现在正在使用200MHz,如何使用400MHz时钟?问候。
2019-10-31 09:56
想问一下我把IMO从24MHz变为32MHz,HFClk和SysClk时钟也都是从24MHz变为32MHz,这样变更有问题吗,变更后会影响到哪些外设功能呢,比如说cyc
2024-02-18 06:16
嗨,请问我想了解外部到内部10 MHz参考的切换如何在E4438C设备中工作。我们有一些带有E4438C信号发生器和N9020A MXA的测试站。我们使用由GPS接收器生成的10 MHz参考信号
2018-09-11 16:28
描述这种“射频布局参考设计”显示出卓越的适用于在 868 MHz 和 915 MHz 频带中低功耗射频设备的去耦和布局技术。特性 推荐的可实现最佳性能的 PCB 布局PCB 层叠射频去耦组件类型和值组件制造商
2022-09-20 06:21
我们单位准备用AD9361做一块LTE的FMC子板,我看了一些商用的参考子板,发现板载晶振基本都是10MHz,20MHz或40MHz,LTE的采样率不是30.72MHz
2018-07-31 07:51