• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • I/O接口标准(1):LVTTLLVCMOS、SSTL、HSTL

    I/O接口标准 1.单端信号接口标准 LVTTLLVCMOS(JESD8-5,JESD8-B) SSTL(JESD8-8,JESD8-9B,JESD8-15) HSTL(JESD8-6

    2017-11-10 14:49

  • FPGA几种电平:TTL,CMOS以及LVTTL,LVCMOS

    电路设计中,经常遇到各种不相同的逻辑电平。常见的逻辑电平如下: TTL、CMOS、LVTTLLVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS

    2022-10-27 10:39

  • MAX9209,MAX9213可编程,直流平衡,21位串行器

    MAX9209/MAX9213将21位的LVTTL/LVCMOS并行输入数据串行化为三路LVDS输出。

    2012-04-20 15:27

  • 电平标准

    电平标准:现在常用的电平标准有TTL、CMOS、LVTTLLVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速

    2008-07-21 10:25

  • 逻辑电平详细介绍

    逻辑电平详细介绍逻辑电平有:TTL、CMOS、LVTTLLVCMOS、ECL、PECL、LVDS、GTL、BTL、ETL、GTLP;RS232、RS422、RS485等。 常用逻辑系列器件 TTL:Transistor-Transistor Logic CMOS

    2009-04-12 12:03

  • 现代混合信号PCB设计的电路布线方法解析

    现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTLLVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须共同设计在一块PCB上。

    2019-12-10 15:28

  • Xilinx FPGA I/O电平标准简介(一)

    Xilinx FPGA的I/O兼容多种电平标准,包括LVTTLLVCMOS、LVDS、LVPECL等,下面对各类电平标准做简要介绍。 一、LVTTL(LowVoltage

    2017-02-08 03:42

  • 混合信号PCB板的布局和布线设计原则解析

    现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTLLVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须

    2019-05-17 14:42

  • 混合信号PCB设计的布局和布线方法解析

    现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTLLVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须

    2019-09-27 14:46

  • 电平设计基础:电平匹配设计

    单端逻辑电平的匹配是我们平时在硬件设计中最经常碰到的,我们在《TTL&CMOS电平》章节中已经对TTL和COMS电平的匹配设计做了一些分析,一般3.3V LVTTLLVCMOS是可以直接相互驱动的。但是其它不同逻辑电平之间呢?举个栗子,3.3V逻辑电平和

    2023-06-25 14:52