电路设计中,经常遇到各种不相同的逻辑电平。常见的逻辑电平如下: TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS
2022-10-27 10:39
MAX9169/MAX9170是低抖动、低电压、差分LVDS/LVTTL至LVDS中继器,尤其适合于那些要求高速数据或时钟分配、且尽可能减小功耗和尺寸以及噪声的应用。器件接收单路LVDS
2025-05-19 09:30
现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTL、LVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须共同设计在一块PCB上。
2019-12-10 15:28
OmniClock系列支持从8 kHz到200 MHz的任意输出频率,有三个单端时钟输出(LVCMOS/LVTTL),两者可以组合成一个差分输出(LVPECL、LVDS、HCSL / CML),令设计人员可替代多个晶体和/或振荡器,降低整体系统成本。
2016-07-07 13:49
MAX9205/MAX9207串行器将10位宽度并行LVCMOS/LVTTL数据转换为串行高速总线LVDS数据流。串行器与解串器配对使用,如MAX9206/MAX9208解串器,完成将串行输出再转换为10位宽度的并行数据。
2025-05-29 09:23
MAX9370/MAX9371/MAX9372是LVTTL/TTL到差分LVPECL/PECL电平转换器,设计应用于高速通信信号和时钟驱动器。MAX9370/MAX9372是双路LVTTL/TTL到
2025-05-19 10:22
现代混合信号PCB设计的另一个难点是不同数字逻辑的器件越来越多,比如GTL、LVTTL、LVCMOS及LVDS逻辑,每种逻辑电路的逻辑门限和电压摆幅都不同,但是,这些不同逻辑门限和电压摆幅的电路必须
2019-09-27 14:46
MAX9206/MAX9208解串器将高速串行BLVDS数据流转换位10位宽度的并行LVCMOS/LVTTL数据和时钟。解串器与串行器配对使用,如MAX9205/MAX9207串行器,完成将10位
2025-05-29 09:17
(250MHz)。传输介质可以是印刷电路(PC)板覆铜线或电缆。 MAX9173接收四路LVDS差分输入,转换为对应的LVCMOS/LVTTL输出。MAX9173具有高阻输入,当用于点对点连接时,需要外接终端
2025-05-19 09:35
连接器的内导体相对于外导体来说,尺寸较小,强度较差的内导体更容易造成接触不良而导致连接器失效。连接器的内导体之间大多采用弹性连接方式,例如:弹簧爪式弹性
2020-11-17 18:20