• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • CMOS的闩锁效应:Latch up的原理分析

    本篇主要针对CMOS电平,详细介绍一下CMOS的闩锁效应。 1、Latch up 闩锁效应是指CMOS电路中固有的寄生可控硅结构(双极晶体管)被触发导通,在电源和地之间存在一个低阻抗大电流通路,导致

    2020-12-23 16:06

  • 芯片设计都不可避免的考虑要素—闩锁效应latch up

    闩锁效应,latch up,是个非常重要的问题。现在的芯片设计都不可避免的要考虑它。我今天就简单地梳理一下LUP的一些问题。

    2023-12-01 17:11

  • 闩锁效应(Latch-up)原理及其抑制方法解析

    闩锁效应:实际上是由于CMOS电路中基极和集电极相互连接的两个BJT管子(下图中,侧面式NPN和垂直式PNP)的回路放大作用形成的

    2023-12-01 14:10

  • 芯片失效机理之闩锁效应

    ‌闩锁效应(Latch-up)是‌CMOS工艺中一种寄生效应,通常发生在CMOS电路中,当输入电流过大时,内部电流急剧增加,可能导致电路失效甚至烧毁芯片,造成芯片不可逆的损伤。

    2024-12-27 10:11

  • 闩锁效应的工作原理

    LU是 Latch Up的简写,即闩锁效应,也叫可控硅效应,表征芯片被触发低阻抗通路后、电源VDD到GND之间能承受的最大电流。非车规芯片的规格书中通常都不会提供这个参数,而车规芯片的规格书中通常都会明确标注出来这个参数。这也是一个极为重要却极容易被电子工程师忽略

    2025-03-24 17:02

  • 锁存器Latch和触发器Flip-flop有何区别

    本文首先介绍了锁存器Latch结构和锁存器latch的优缺点,其次介绍了触发器Flip-flop的结构与优缺点,最后介绍了锁存器Latch和触发器Flip-flop两者之间的区别。

    2018-04-18 14:10

  • 时序电路为什么在FPGA上综合成了latch

    有朋友提问,下面的代码为什么在DC里可以综合成DFF,而在FPGA上却综合成了latch

    2024-02-20 16:12

  • 一文汇总Fast Start Up的功能

    EX245-SPN1可以设定高速启动(FSU:“FastStart Up”、以下FSU)功能。通过设定FSU功能,能够大幅缩短启动时数据交换的准备时间。需要使用对应FSU功能的主机才能使用该功能。

    2020-09-03 14:31

  • 一文详解基于以太网的GPU Scale-UP网络

    最近Intel Gaudi-3的发布,基于RoCE的Scale-UP互联,再加上Jim Keller也在谈用以太网替代NVLink。

    2024-04-22 17:22

  • D触发器与Latch锁存器电路设计

    D触发器,是时序逻辑电路中必备的一个基本单元,学好 D 触发器,是学好时序逻辑电路的前提条件,其重要性不亚于加法器,二者共同构成数字电路组合、时序逻辑的基础。

    2023-10-09 17:26