• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • JESD204标准解析

    一种新的转换器接口的使用率正在稳步上升,并且有望成为未来转换器的协议标准。这种新接口——JESD204——诞生于几年前,其作为转换器接口经过几次版本更新后越来越受瞩目,效率也更高。随着转换器分辨率

    2019-06-17 05:00

  • 为什么我们要重视JESD204

    JESD204是什么?JESD204标准解析,为什么我们要重视它?

    2021-04-13 06:14

  • JESD204接口简介

    到串行接口(JESD204)的转变。JESD204由JEDEC开发(http://www.jedec.org/,全称是联合电子设备工程委员会,历史背景请参考http://www.jedec.org

    2019-05-29 05:00

  • JESD204评估许可证问题

    嗨,我正在使用ISE14.6和Vivado 2013.2并且我曾要求获得JESD204的评估许可证,当我将许可证映射到VIvado时,我也得到了相同的结果,JESD204 LogicIP核心未突出

    2020-03-11 06:05

  • AD9683的引脚如何与zynq 7015芯片中的JESD204 ip核端口对应相连?

    目前,我在设计中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D转换器AD9683转换完成后的数据。但是JESD204 IP核的端口很多,我不知道应该如何将AD9683

    2023-12-15 07:14

  • 请问AD9683的引脚如何与zynq 7015芯片中的 JESD204 ip核端口对应相连?

    。目前,我在设计中想使用ZYNQ 7015系列的FPGA,利用JESD204 IP核接收A/D转换器AD9683转换完成后的数据。但是JESD204 IP核的端口很多,我不知道应该如何将AD9683

    2018-09-05 11:45

  • 在Xilinx FPGA上快速实现JESD204B

    有助于保持符号边界和链路稳定性。FPGA上的JESD204项目设计考虑因素来自JESD204 接收器输出到发送器的同步、低电平有效SYNC信号用于表示同步状态。正常工作时,链路重新初始化将导致样本

    2018-10-16 06:02

  • JESD204 v5.2约束使用生成的dcp构建逻辑计时失败

    追溯到dcp,结果发现tx_core_clk和rx_core_clk被限制在6.4ns(156.25MHz),就像原来的JESD204内核一样。在我的设计中,这些时钟是250MHz,并且在顶级xdc文件

    2018-10-19 14:37

  • 为什么JESD204内核不使用GTX通道绑定功能来对齐通道?

    为什么JESD204内核不使用GTX通道绑定功能来对齐通道?我试图从AD接收数据,AD使用JESD204B协议传输数据。我的计划是使用GTX核心并自己编写JESD部分。我的项目需要两个车道,我在初始

    2020-08-18 10:03

  • JESD204不允许生成比特流

    我们购买了两个评估套件:ZC706和ARDV9371,将它们连接在一起。现在我们要修改从ADI获得的FPGA代码。我已经安装了ZC706的许可证,后来又安装了JESD204的评估许可证(见附件

    2019-01-02 14:53