这款芯片新增的input x-bar 和output x-bar 功能我能不能这么理解这两个功能:1.output x-bar可以将DSP内部的一些信号引出到任意一个G
2018-11-26 10:10
是不是cpu2是无法配置input x-bar,outout x-bar的,也不能响应input x-bar产生的事件
2020-07-13 10:09
框图如下请问手册中的EPWM X-bar是不是错了,CMPSS的输出CTRIPH 和CTRIPL才到EPWM X-bar, 而不是CTRIPOUTH和CTRIPOUTL
2018-11-23 14:36
; EPwm1Regs.TBCTL.bit.SYNCOSEL =TB_CTR_ZERO;但是,最终管脚没有同步脉冲输出,请帮忙分析,还需要哪些设置是不是同步脉冲太窄了,测不到呢第二个问题:通过Input X-BAR 将
2020-07-21 14:50
28377双核控制两个EPWM。现在想两个PWM同步,用EXTSYNCOUT以及Input X-BAR的具体配置如下,但是配置后波形仍不同步,求解
2021-08-10 21:57
ADV7341手册中寄存器0x02地址 Test pattern black bar.这个 black bar是指纯黑色图像,还是黑白相间的图像,还是纯白色图像?
2023-12-01 06:00
问题: 1.在例程中配置了BAR1基地址为0x70000000,如果PC端向6678写了一个数据,并且落在了BAR1的范围内,那么这个数据在6678的DDR中的物理地址是多少? 2.怎么配置
2018-06-19 00:50
设备。现在有几个问题想要搞明白: 1.pdk的PCIE例程中配置了bar1基地址为0x70000000,我通过WinDriver查看bar1基地址也是0x7000000
2018-06-19 04:33
:00:00.0: BAR 15: [内存大小 0x400000000 pref] [5.217476] pci 0000.0:00AR0 : 15: 无法分配 [mem 大小 0x
2023-04-11 06:30
, the address range in the BAR will decide whether the TLP is rejected or accepted. In the case of an EP
2018-06-21 18:17