• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • Verilog inout 双向口使用和仿真

    电平,从而设置data_inout是输出数据还是处于高阻态,如果处于高阻态,则此时当作输入端口使用.link_data可以通过相关电路来控制.2 编写测试模块时,对于inout类型的端口,需要定义成wire

    2012-01-17 10:08

  • 用modelsim进行仿真时,编写testbench,inout信号应该如何处理

    用modelsim进行仿真时,编写testbench,inout信号应该如何处理。

    2019-03-20 16:39

  • Verilog inout 双向口使用和仿真-转载

    电平,从而设置data_inout是输出数据还是处于高阻态,如果处于高阻态,则此时当作输入端口使用.link_data可以通过相关电路来控制.2 编写测试模块时,对于inout类型的端口,需要定义成wire

    2012-02-01 11:16

  • inout 怎么仿真

    最近写的 程序都涉及到inout 变量,想在modelsim中仿真,但是testbench不会写, 老写错,求助下

    2013-03-23 10:21

  • verilog inout的 用法

    //对于data_reg,可以通过组合逻辑或者时序逻辑根据data_in对其赋值.通过控制link_data的高低电平,从而设置data_inout是输出数据还是处于高阻态,如果处于高阻态,则此时当作输入

    2015-01-24 12:27

  • inout testbench写法总结

    .通过控制link_data的高低电平,从而设置data_inout是输出数据还是处于高阻态,如果处于高阻态,则此时当作输入端口使用.link_data可以通过相关电路来控制.2 编写测试模块时,对于

    2012-08-09 08:21

  • INOUT信号问题

    ; data_inout_buffer); 当我试图映射信号时,它显示错误:错误:Xst:528 - 信号单位中的多源>;此信号连接到多个驱动程序。(2)我无法监控chipcope pro分析仪中

    2020-04-07 08:04

  • IC中inout port需要同时设置input_delay和output_delay吗?

    请教:IC中inout port 需要同时设置input_delay和output_delay吗?

    2021-06-25 06:37

  • 仿真DDR2时,DM368的DDR2地址信号和其它控制信号,以及DQ信号均是input 模式,为什么不是output 和inout

    DQ信号均是input 模式,参见附件。按照datasheet上,它们应该分别为output 和inout才对吧?

    2018-05-25 07:24

  • inout连接报看不懂的原因及其解决办法

    时候inout端口也是这么连接的。然而在运行的时候却报了下面的错误:这错误类型我熟,但貌似明显我并没有犯这个错误啊……》解决之道首先需要说明的是,这种使用场景也仅在仿真的时候会使用到,而真实的设计场景

    2022-09-01 16:08