HMC7044的PLL环路带宽可以用哪个工具来仿真,发现ADI的工具怎么不支持啊
2019-02-21 09:07
你好,我们在使用HMC7044的时候,发现将10M内参考时钟切换为外参考时钟会失败,切换完成之后必须将外参考时钟拔插一下才能成功,请问这个是什么原因呢?(外参考时钟我们一直接上的,每次切换外参考都要取下来再插上去才能成功,非常麻烦)
2025-04-15 06:50
`我用verilog代码语言写了一个寄存器配置程序,由fpga经过spi协议发送到hmc7044, 然后把输出时钟的差分接口连接到fpga上,然后转换成单端信号,引出到一个用户pin上,用示波器测的信号非常不稳,且只能运行一分钟左右,这是什么原因呢`
2019-11-17 17:23
如题,参考板上没有细说HMC7044给9172的时钟电平是哪个?我看两个手册,7044只有LVDS_HIGH才能完全满足9172的时钟输入电平范围。 但是参考板给出的时钟是2G,这就不能用LVDS了
2023-12-04 07:07
你好,我们在设计中需要使用 hmc7044 产生一系列频率为 204MHz 且相位对齐的时钟,并且所有的 204MHz 时钟都由 外部VCO输入时钟 816MHz 所产生。 目前所有的时钟都已经获取
2023-12-01 10:15
HMC7044锁相环可以配出8路2.5G,相位可调的时钟吗,其中7路DCLK加一路SDCLK。特别是同组里面的两路时钟可以分开,分别调整相位吗?
2018-08-02 07:08
的是配置时DCI时钟已经供上了。AD9739的时钟均为HMC7044提供,HMC时钟分为960MHz和240MHZ,主时钟为960MHz,240MHz时钟通过FPGA2转接给DCI。 我想知道这样的连接有问题吗?是什么原因导致0x21寄存器时钟无法
2023-12-12 06:43
的是配置时DCI时钟已经供上了。AD9739的时钟均为HMC7044提供,HMC时钟分为960MHz和240MHZ,主时钟为960MHz,240MHz时钟通过FPGA2转接给DCI。我想知道这样的连接有问题吗?是什么原因导致0x21寄存器时钟无法
2018-08-07 06:28
您好, 我们使用10MHzOCXO为参考,用HMC830锁定50或者80MHz频率在通过LMK00101输出多路50/80MHz CMOS时钟给后续的VCO作参考源使用时遇到HMC830输出谐波
2019-01-09 11:05
看了《ADIsimFrequencyPlanner_HMC7044_ADF5355_HMC704》后,有个问题想请教:使用HMC704来锁定 ADF5355内部VCO时,HMC
2019-01-07 10:14