• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 请问HMC7044的环路带宽能用什么工具来仿真?

    HMC7044的PLL环路带宽可以用哪个工具来仿真,发现ADI的工具怎么不支持啊

    2019-02-21 09:07

  • HMC7044外参考时钟切换失败的原因?

    你好,我们在使用HMC7044的时候,发现将10M内参考时钟切换为外参考时钟会失败,切换完成之后必须将外参考时钟拔插一下才能成功,请问这个是什么原因呢?(外参考时钟我们一直接上的,每次切换外参考都要取下来再插上去才能成功,非常麻烦)

    2025-04-15 06:50

  • HMC7044时钟输出不稳定

    `我用verilog代码语言写了一个寄存器配置程序,由fpga经过spi协议发送到hmc7044, 然后把输出时钟的差分接口连接到fpga上,然后转换成单端信号,引出到一个用户pin上,用示波器测的信号非常不稳,且只能运行一分钟左右,这是什么原因呢`

    2019-11-17 17:23

  • AD9172参考板上7044给出的时钟电平是什么呢?

    如题,参考板上没有细说HMC7044给9172的时钟电平是哪个?我看两个手册,7044只有LVDS_HIGH才能完全满足9172的时钟输入电平范围。 但是参考板给出的时钟是2G,这就不能用LVDS了

    2023-12-04 07:07

  • hmc7044使用外部VCO时钟输入时,如何使得时钟能够相位对齐 ?

    你好,我们在设计中需要使用 hmc7044 产生一系列频率为 204MHz 且相位对齐的时钟,并且所有的 204MHz 时钟都由 外部VCO输入时钟 816MHz 所产生。 目前所有的时钟都已经获取

    2023-12-01 10:15

  • 请问HMC7044锁相环可以配出8路2.5G,相位可调的时钟吗?

    HMC7044锁相环可以配出8路2.5G,相位可调的时钟吗,其中7路DCLK加一路SDCLK。特别是同组里面的两路时钟可以分开,分别调整相位吗?

    2018-08-02 07:08

  • 在配置AD9739的时候发现0X21寄存器始终无法达到锁定状态是怎么回事?

    的是配置时DCI时钟已经供上了。AD9739的时钟均为HMC7044提供,HMC时钟分为960MHz和240MHZ,主时钟为960MHz,240MHz时钟通过FPGA2转接给DCI。 我想知道这样的连接有问题吗?是什么原因导致0x21寄存器时钟无法锁定。感谢各位

    2023-12-12 06:43

  • AD9739 请问是什么原因导致0x21寄存器时钟无法锁定?

    的是配置时DCI时钟已经供上了。AD9739的时钟均为HMC7044提供,HMC时钟分为960MHz和240MHZ,主时钟为960MHz,240MHz时钟通过FPGA2转接给DCI。我想知道这样的连接有问题吗?是什么原因导致0x21寄存器时钟无法锁定。感谢各位!!

    2018-08-07 06:28

  • AD9208的寄存器配置顺序是怎样的?

    我是用HMC7044时钟芯片为ADC9208提供时钟,clk为2.94912GHz, sysref为1.92MHz, 使用HighTech 的KU115开发板作为载板,时钟芯片输出的时钟是正确的,我

    2023-12-05 07:20

  • 请教关于HMC7043的RF SYNC对CLKOUT的影响

    ,希望通过配置寄存器来让输出的CLKOUT不受连续的RF SYNC信号影响,也看过同系列HMC7044的资料,都不尽人意。希望使用过该芯片的朋友指点一下。谢谢!

    2018-08-07 07:16