干扰引起的系统混乱,看我如何处理前往现场处理某客户的干扰问题,客户抱怨我们的交流伺服产品只要伺服使能(s_on),系统通讯就会异常,DIDO动作也异常,24v继电器线圈
2021-06-28 07:47
为什么我的处理器这么耗电?原因不只是一个小小的限流电阻
2020-06-05 07:33
此类报错一般是项目中没有的只导入了.h文件,但是对应的.C文件没有导入进去。如下图,只有一个sensor.h文件,sensor.c文件编辑好后没有导入进去.导入sensor.c文件后,就没有报错了.因为编写完c文件一直忘记导入项目,有的时候比较懵遇到报错不知如何处理,所以在这里记录一下....
2022-01-24 08:25
更新一下博客,最近有一些朋友问我如何处理数组中数据,顺便发一下教程,代码如下if(UartHandle->Instance == USART3)//stm32的串口
2022-02-21 07:09
FPGA设计中有多个时钟域时如何处理?跨时钟域的基本设计方法是:(1)对于单个信号,使用双D触发器在不同时钟域间同步。来源于时钟域1的信号对于时钟域2来说是一个异步信号。异步信号进入时钟域2后,首先
2012-02-24 15:47
PCB设计前如何被免这些问题?当发生又如何处理这些问题,当然最好在前期设计处理好为最佳。最后谈下如何处理方法,首先从简单方法排查起,从电源下手,测下纹波峰峰值,增大滤波电容,通常滤波电容为一个102.一
2016-10-13 15:29
传统的程序设计思想是按程序流程顺序执行指令,系统每次只能完成一个任务。当一个任务正在执行时,其它任务处在等待状态,且无法满足多任务调度、实时处理的要求。这里举一个例子,比如处理键盘按键按下这个过程
2022-01-27 07:28
在我们的实际产品开发过程中,为了节省成本,常常会采用按键和LED复用,从而达到节省IO口的目的。很多刚刚碰到这种情况的工程师,可能会不知道如何处理,PS:大神请自动略过。下面由我来给大家讲讲按键
2021-07-13 07:56
本节首先直观地讨论属性的打分原则,进而介绍如何处理CB和IB列表以完成对属性的打分,最后讨论如何聚合不同数据源的属性得分。
2019-08-05 06:21
跨时钟域处理是FPGA设计中经常遇到的问题,而如何处理好跨时钟域间的数据,可以说是每个FPGA初学者的必修课。如果是还是在校的学生,跨时钟域处理也是面试中经常常被问到的一个问题。在本篇文章中,主要
2021-07-29 06:19