各位大神,我最近在做FPGA项目遇到一个问题,我想实现这样的功能:向RAM里写一次数据,再多次读出来,可是我发现IP核里
2015-06-07 20:31
在VIVADO里为我们已经提供了RAM的IP核, 我们只需通过IP核例化一个RAM,根据RAM的读写时序来写入和读取
2021-01-07 16:05
大家好,如何从FPGA的GPIO读取数据?是否有任何特殊/专用指令或我是否要声明组件的实体(使用VHDL)并将GPIO端口连接到组件的“in”端口?任何帮助/链接/提示
2019-02-20 09:28
你们好,我设置中断从FIFO里读取的数据和从寄存器里
2023-12-29 08:10
关于CLA,如果CLA刚好在写数据到CLATOCPU RAM, CPU同时也要读取该数据,会出现什么情况?该如何处理?如果CPU同时
2020-06-03 08:54
通过FPGA采集AD7606的转化数据,放在两个缓冲区里,当其中一个缓冲区满后,就会有一个脚产生下降沿,输入到DSP,DSP进入BANK中断,里进行数据
2019-05-28 15:04
hithanx for ur support.I还有一个查询。如何从块ram(VirtexIIxc2v6000)读取值。是否必须在未初始化的寄存器中读取值?这意味着每次
2020-05-29 16:40
您好,当使用双端口SRAM CY7C085 2V-133AC时,我遇到了一个问题。我想在写入周期中从左端口写入RAM阵列的数据,然后在读取周期中
2019-07-29 13:08
哪位高手能指点下如何将FPGA接受的串口数据写入内部ram,需要的时候在读取出来?小弟刚自学fpga,折腾一周未果。
2019-04-25 01:43
请教高手,能不能用FPGA做一个数字钟之类的东西,可以把我需要的数据存进EEPROM里,上电的时候先从EEPROM里读取
2015-09-30 15:32