• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • STM32的16路ADC的USB高速采集

    本帖最后由 eehome 于 2013-1-5 10:02 编辑 STM32的16路ADC的USB高速采集

    2012-08-24 23:27

  • DSP FIFO ADC读取数据问题

    想咨询一个问题,我想用5509A来读取存放在FIFO(IDT7205,9*8192)中的数据(来自8位ADC采集),ADCFIFO用的相同的CLKIN,DSP的CE1

    2014-11-04 20:29

  • 有没有一款FIFO可以与ADC08200通信?

    ADC08200可工作在10M~230MHZ之间的频率, 请问TI有没有一款FIFO可以与ADC08200通信?好像最高速率的也只有166MHZ??

    2025-02-08 08:37

  • 如何用STM32内置的高速ADC去实现一个数字采样示波器呢

    如何用STM32内置的高速ADC去实现一个数字采样示波器呢?其实现方式是什么?

    2021-11-08 06:52

  • STM32F429开发之三:ADC+DMA高速采样(2.4Msps)

    硬件平台:STM32F429I-DISCORVERY软件平台:KEIL MDK5.10 DMA知识点:直接内存访问(DMA)是用来以提供外设和内存、内存和内存之间的高速数据传输的。数据可以在没有任何

    2015-12-01 18:12

  • ADC FIFO在S08P上的应用

    基于S08P微控制器的ADC FIFO应用

    2022-12-14 06:30

  • 采用CPLD实现ADS8323与高速FIFO接口电路

    In First Out)存储器凭借其操作简单、可靠性好等特点,被广泛的应用于数据采集系统中,成为了连接MCU与AD芯片的桥梁。为了使MCU、AD芯片以及高速FIFO存储器能够协调工作,就需要设计好这

    2019-05-23 05:01

  • 怎么利用异步FIFO和PLL结构来实现高速缓存?

    结合高速嵌入式数据采集系统,提出一种基于CvcloneⅢ FPGA实现的异步FIFO和锁相环(PLL)结构来实现高速缓存,该结构可成倍提高数据流通速率,增加数据采集系统的实时性。采用FPGA设计

    2021-04-30 06:19

  • stm32 FIFO接收4个完整can消息

    使用stm32接收can消息时,发现FIFO0/FIFO1只能接收3个完整报文,当接收第4个报文时,第三个报文会被自动覆盖,想使用双FIFO,但是不管怎样配置,发现

    2015-12-28 10:58

  • 怎么测试高速ADC的性能?

    目前的实时信号处理机要求ADC尽量靠近视频、中频甚至射频,以获取尽可能多的目标信息。因而,ADC的性能好坏直接影响整个系统指标的高低和性能好坏,从而使得ADC的性能测试变得十分重要。那要怎么测试

    2021-04-14 06:02