这是之前设计的一款板,在调试中发现有些问题,所以硬件电路有点改动。同时打开原理图和PCB文件,在原理图中已经把所有需要改动的地方全部改好了,然后选择同步,在ECO TO PCB时,也会像之前一样产生
2012-12-11 19:12
由于工程师直接在PADS layout中修改元件及走线,现在要求我从他的PCB文件输出更改后的原理图,求各位大神帮助啊我已经试了好几次在原理图中tools-PADS layout-document中
2015-12-16 14:46
压敏电阻的封装,做好过后增加后,放置电阻parts到PCB里面来,却发现这个电阻还是原理那3个封装,没有我新曾家压敏电阻封装?不知道是什么问题?如果直接从原理图ECO到PCB
2015-01-07 16:06
成效更改时没有问题,执行更改时就死了 重做了几遍图了还是老样子但是PCB 图还是出来了请问大神们这个对 PCB 图有影响
2015-06-17 10:35
首先对整个问题的过程描述一下,PCB文件是从AD文件转换过来的,由于项目的需要,需要对PCB文件进行修改。因为没有PADS Logic文件,就直接在PADS中通过ECO
2016-02-15 22:36
我要打个盲孔下去到第七层 原理图用的通孔倒过来的 PCB里面ECO想把通孔删了 打盲孔 然后发现删了以后布线结束不了 好像必须连到器件上去 后级是天线 耦合过去的,所以没东西连 只需要连到盲孔就行了附件为删除操作
2020-08-14 15:35
From......PrjPcb",然后就开始排位,拉线,但差不多完成了发现有PCB中有位号重复,但SCH中没有重复,那就想到PCB反向标注,PCB中执行”
2019-09-19 04:08
PADS----ECO问题,如图 ,是什么原因造成的呢?请教下大家,知道的说声,谢谢
2019-03-08 11:30
画完原理图之后 编译没什么大问题之后再工程里新建一个PCB文件 在原理图里生成PCB弹出ECO 单击Validate Changes之后是没有错误的 之后Execute
2017-03-14 16:42
振荡器停止,因为它不用于这个项目*/CysSyCLKORITCHOMER();//这实际上已经在PSoC Creator的时钟设置中完成了,但是这就是它在代码中是如何实现的。/*设置除法器为ECO,ECO
2019-07-01 08:40