• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • DDR3内存的PCB仿真与设计

    本文主要使用了Cadence公司的时域分析工具对DDR3设计进行量化分析,介绍了影响信号完整性的主要因素对DDR3进行时序分析,通过分析结果进行改进及优化设计,提升信号质量使其可靠性和安全性大大提高。##时序分析。##PCB

    2014-07-24 11:11

  • DDR2和DDR3在印制线路PCB)时信号完整性和电源完整性方案

    本文章主要涉及到对DDR2和DDR3在设计印制线路PCB)时,考虑信号完整性和电源完整性的设计事项,这些是具有相当大的挑战性的。文章重点是讨论在尽可能少的

    2018-02-06 18:47

  • 关于DDR3信号扇出和走线问题解析

    DDR3内存已经被广泛地使用,专业的PCB设计工程师会不可避免地会使用它来设计电路。本文为您提出了一些关于DDR3信号正确扇出和走线的建议,这些建议同样也适用于高密度

    2018-06-16 07:17

  • 基于Digilent介绍DDR3和mig

    我们通过Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封装,速度等级等信息。

    2019-03-03 11:04

  • 紫光DDR3 4GB*2 1600内存详细评测

    国产紫光内存DDR3颗粒的性能如何呢?值得入手吗?为了解决大家的疑问,我们为大家带来了紫光DDR3 4GB*2 1600内存的评测,帮助大家了解紫光内存的真实性能。

    2018-03-12 13:56

  • DDR2和DDR3内存的创新电源方案

    从那时起,采用DDR2、甚至最新的DDR3 SDRAM的新设计让DDR SDRAM技术黯然失色。DDR内存主要以IC或模块的形式出现。如今,

    2011-07-11 11:17

  • 基于FPGA的DDR3多端口读写存储管理的设计与实现

    为了解决视频图形显示系统中多个端口访问DDR3的数据存储冲突,设计并实现了基于FPGA的DDR3存储管理系统。DDR3存储器控制模块使用MIG生成DDR3控制器,只需通

    2017-11-18 18:51

  • DDR2与DDR的区别,DDR3DDR2的区别

    突发长度,由于DDR3的预期为8bit,所以突发传输周期(BL,Burst Length)也固定位8,而对于DDR2和早期的DDR架构的系统,BL=4也是常用的,

    2018-06-21 09:20

  • Virtex7上DDR3的测试例程

      这篇文章我们讲一下Virtex7上DDR3的测试例程,Vivado也提供了一个DDR的example,但却是纯Verilog代码,比较复杂,这里我们把DDR3的MIG的IP Core挂在Microblaze下,用

    2022-08-16 10:28

  • 基于FPGA的DDR3多端口读写存储管理系统设计

    本文以Kintex-7系列XC7K410T FPGA芯片和两片MT41J128M16 DDR3 SDRAM芯片为硬件平台,设计并实现了基于FPGA的视频图形显示系统的DDR3多端口存储管理。##每片

    2015-04-07 15:52