本期讲解的是高速PCB设计中DDR布线要求及绕等长要求。布线要求数据信号组:以地平面为参考,给信号回路提供完整的地平面。特征阻抗控制在50~60 Ω。线宽要求参考实施细
2017-10-16 15:30
PCB设计如何绕等长?阻抗会对信号速度产生影响吗?
2021-03-06 08:47
本帖最后由 山文丰 于 2020-7-14 14:32 编辑 1、为什么要等长,等长的重要性。在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于
2020-07-14 14:30
我正在使用 altium designer 设计一块FPGA、DDR的板子。有一些疑惑,在绕等长线时,有一些线有过孔有一些线没过孔,我发现穿过孔的距离并没有被计算在线长中。那过孔岂不是会造成很大
2015-06-18 17:14
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的数字走线时,请勿采用大量“转接”(trombon
2018-08-22 08:18
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的数字走线时,请勿采用大量“转接”(trombon
2023-12-14 07:11
。但是对于时序方面的控制,理论上只有一个办法——绕等长,速率越高的DDR4,等长控制越严格,从±100mil,到±50mil,甚至±5mil……一个平平无奇的日子,网红
2022-09-19 14:51
一款适合你的DDR。但是对于时序方面的控制,理论上只有一个办法——绕等长,速率越高的DDR,等长控制越严格,从±100m
2019-06-20 09:06
等长是PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长,
2014-12-01 11:00
等长SDRAM时,比如A0换TAB键标题显示的是总的线长,大于目标长度,不能绕等长要怎么设置按ctrl+鼠标中间显示的也是总的线长,add from-to里显示的是正确
2019-04-23 07:35