• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 基于LabVIEW的CSDB总线信号测试

      引言  商业标准数据总线(Commercial Standard Digital Bus,以下简称CSDB总线)是由罗克威尔公司柯林斯通用航空电子分部制定的航空电子设备间互连的串行总线标准,被

    2012-09-28 16:07

  • 基于LabVIEW的CSDB总线数据测试

      本文分析和研究了CSDB总线的协议,并介绍了通过计算机的RS-232串口及相应电平转换电路,基于LabVIEW7.1软件开发平台实现的计算机与UUT的双向通信。其中,支持通信的软件实现

    2010-09-02 11:16

  • CSDB1CC

    SENSOR CURRENT SWITCH 7.5A AC/DC

    2023-03-28 19:16

  • 关于LabVIEW的CSDB总线数据测试技术,不看肯定后悔

    求大佬详细介绍一下基于LabVIEW的CSDB总线数据测试技术

    2021-04-13 06:05

  • Arm NeoverseV1核心技术参考手册

    (SPE)。 •具有256位矢量长度的可伸缩矢量扩展(SVE)。 •Arm®v8.4-A内存分区和监控(MPAM)扩展。 •Arm®v8.5‑A扩展中引入的EL0和EL1缓存控件的陷阱、PSTATE推测性存储绕过安全(SSBS)位以及推测性屏障(CSDB、SSBB、PSSBB)指令

    2023-08-08 06:21

  • ARM Cortex-A76核心技术参考手册

    (CSDB、SSBB、PSSBB)指令。 Cortex®-A76内核具有L1内存系统和专用的集成L2缓存。 它还包括一个超标量、可变长度、无序的管道。 Cortex®-A76核心在Dynamiq™共享

    2023-08-08 07:05

  • ARM Neoverse™N1核心技术参考手册

    (推测存储旁路安全)位,以及ARM®v8.5-A扩展中引入的推测屏障(CSDB、SSBB、PSSBB)指令。 Neoverse™N1内核具有1级(L1)内存系统和专用的集成2级(L2)高速缓存。 它还

    2023-08-29 08:05

  • 深圳西乡收购电子元件 集成电路回收公司

    /NOPBTIP107STM810SWX6FM38D28G8-727FPSTM32F030F4P6TRJS28F128J3F75BMAX489CSDB

    2021-05-19 17:14

  • 技术分享 | 幽灵攻击与编译器中的消减方法介绍

    locations可以看到,我们主要使用<span>CSEL</span>+<span>CSDB&lt

    2022-09-14 09:48

  • 学习下ARM内存屏障(memory barrier)指令

    和DSB,还有几个不常见的屏障指令。SB(Speculation Barrier)指令阻止指令的推测性执行,直到屏障完成后。在SB完成之前,程序顺序中出现的任何指令的推测性执行都晚于SB指令。CSDB

    2023-02-07 14:08