`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,核心板ARM挂有一片32MB SDRAM,可用于数据采集缓存,液晶显示缓存,代码执行等。该实验将带你一步一步
2020-04-06 22:08
`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,一步一步带你利用STM32CubeMx工具完成对ADC的配置,通过编写ADC采集驱动程序来完成对模拟信号的采集
2020-03-31 22:50
`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,核心板SDIO总线挂有一个TF CARD,可以用于图片,字库,固件等文件的存储。本实验将带你一步一步利用
2020-04-08 20:05
`一、硬件平台二、实验简介 本实验基于ARM+FPGA超mini款iCore4T双核心板,一步一步带你利用STM32CubeMx工具完成对GPIP的配置,然后通过模拟I2C的形式,带你走进I2C时序
2020-03-27 08:45
`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,一步一步带你利用STM32CubeMx工具完成对ADC的配置及74HC4051控制IO的配置,编写
2020-04-02 09:41
本帖最后由 eehome 于 2013-1-5 10:09 编辑 板子硬件资料在这里:[原创] 开源共享我的《iCore》 FPGA(CYCLONE4) / ARM (STM32) 双核心
2012-12-19 16:35
`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,ARM和FPGA通过高速SPI总线相连进行交互,其时钟高达130Mbit/s。本实验将带你一步一步利用
2020-04-11 09:52
`一、硬件平台二、实验简介 本实验基于ARM+FPGA超mini款iCore4T双核心板,板载通过QSPI挂有一片8MB FLASH(W25Q64),可用于代码存储、UI设计图片,字库等数据存储。该
2020-04-02 22:16
本帖最后由 wangjiamin2014 于 2015-1-6 14:57 编辑 项目名称: 基于双核心架构识别手机号码的快递派送器团队名称:YZ团队成员:郑斌 纪兴宇作品演示作品介绍目前物流
2014-12-31 14:53
`一、硬件平台二、实验简介本实验基于ARM+FPGA超mini款iCore4T双核心板,一步一步带你利用STM32CubeMx工具完成对GPIO的配置,通过模拟I2C形式完成I2C驱动编写进而访问
2020-03-29 21:29