• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 使用光耦给高低电平转化

    在数字电子技术中我们会经常进行高低电平之间的转化,比如说一个模块在接收到信号的时候输出高电平,而另一个元件是低电平触发,如果这两个元器件能够很好配合使用的话,这就必须需要进行

    2022-12-12 09:12

  • 三极管构成的高低电平转换电路

    想将一个红外遥控接收板的4个默认输出为低电平的端口改为默认输出为高电平,当接收到红外遥控信号时相应端口输出变为低电平

    2019-11-02 04:00

  • 浅谈CMOS的正常工作电流下CMOS电路设计问题

    我们的控制信号出自MCU(5V的系统),而与门的系统供电是12V的,因此两个电平不兼容,导致了MCU的高低电平统一被与门CMOS芯片识别成低电平

    2020-03-15 17:06

  • FPGA几种电平:TTL,CMOS以及LVTTL,LVCMOS

    3.3V还是5V的TTL的VIH/VIL与VOH/VOL都是一样的,输入的高低电平VIH/VIL一般是2V/0.8V,输出的高低电平VOH/VOL一般是 2.4V/0.4V,也就是 输出:VOH=2.4V;VOL=0.5V;输入:VIH=2V;VIL=0.8V。另

    2022-10-27 10:39

  • 解密:数字电路为什么是低电平有效的多?

    事实上,它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。结合实际讲一个有用的例子来加深印象: 我们有的同学可能已经学习了这样的一条PCB布线

    2018-02-06 12:37

  • 单片机管脚设计成低电平的原因是什么?

    它是由常用的电路结构所决定的,低电平时电路往往有较高电平时更低的环路阻抗,而低阻抗则意味着抗干扰能力更强。

    2018-09-03 16:27

  • CMOS电平转换电路详解

    数字信号才是0和1 。凡是输入与 5V TTL 电平兼容的 5V CMOS 器件都可以用作 3.3V→5V 电平转换,这是由于 3.3V CMOS

    2017-08-26 16:52

  • 车的智能驾驶水平高低如何判断

    如何判断一辆车智能驾驶水平的高低,有没有一些简单的办法?好的智能驾驶,需要哪些条件来支持?本文就来做一个简单的科普。

    2020-01-22 17:21

  • 你知道低成本电平转换电路都有哪些吗

    以TTL 5V和CMOS 3.3V为例,他们的高低电平范围不一样,如果不进行电平转换,逻辑则是混乱的。

    2022-11-14 09:52

  • 判断电势高低的方法_电势的公式介绍

    本文开始阐述了什么是电势和电势的概念,其次阐述了电势的计算公式及电势的应用领域,最后介绍了六种判断电势高低的方法。

    2018-03-15 16:14