• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 一个关于CMOS的问题,本人新手,,求助

    这两个都是CMOS逻辑,那么是不是左边那个就是(A乘0)的非=1,,,右边那个就是(A乘1)的非=A的非?是不是也就是说除了A的一段,另外一个输入端接电阻就是相当于

    2016-03-03 15:31

  • 【转】TTL逻辑与普通逻辑有什么区别

    ).9:Iil:逻辑输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不负载电阻而直接引出作为输出端,这种形式的称为开路

    2016-08-23 21:39

  • cmos传输简介

    [url=]cmos传输简介[/url]

    2016-12-26 12:02

  • TTL电平和CMOS电平的区别!

    负载电阻而直接引出作为输出端,这种形式的称为开路。开路的TTL、CMOS、ECL分别称为集电极开路(OC)、漏极开

    2018-01-17 14:52

  • 别再分不清TTL和CMOS了,看完这篇文轻松理解它们的区别

    :逻辑输入为高电平时的电流(为灌电流).9:Iil:逻辑输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不负载电阻而直接引出作为输出端,这种形式的

    2019-03-16 06:00

  • CMOS和TTL集成门电路多余输入端如何处理?

    伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于低电平,所以可以通过小于IKΩ(500Ω)的电阻到地。  三、三态

    2018-08-30 11:18

  • CMOS和TTL集成门电路多余输入端如何处理?

    伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于低电平,所以可以通过小于IKΩ(500Ω)的电阻到地。  三、三态

    2018-12-03 10:49

  • CMOS电路多余输入端悬空,会造成逻辑混乱,该如何处理?

    发生负电压,极易破坏CMOS中的保护二极管。其保护办法为在输入端处一个电阻。 (2)输入端的静电防护。 虽然各种CMOS输入端有抗静电的保护措施,但仍需小心对待,在存

    2018-10-22 22:50

  • 数字逻辑之上拉电阻设计教程,赶快收藏起来吧

    这种方式使用上拉电阻,输入始终具有默认逻辑状态,根据开关的位置为或低的“ 1”或“ 0”,从而实现的正确输出功能在“ Q”处,因此可以防止输入浮动或自偏置,从而为我们提供了所需的准确开关条件。尽管

    2021-01-28 08:00

  • 由MOSFET组成的各种逻辑介绍

    上一节我们讲了由NMOS与PMOS组成的CMOS,也就是一个非门,各种逻辑一般是由MOSFET组成的。上图左边是NMOS右边是PMOS。上图两图是非门两种情况,也就是一个CMOS,输入

    2023-02-15 14:35