• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 一个关于CMOS的问题,本人新手,,求助

    这两个都是CMOS逻辑,那么是不是左边那个就是(A乘0)的非=1,,,右边那个就是(A乘1)的非=A的非?是不是也就是说除了A的一段,另外一个输入端接电阻就是相当于

    2016-03-03 15:31

  • 为什么都说上拉电阻Vcc端,下拉电阻接地

    如果在IC芯片输入端串联一个电阻R,起到上拉作用,R电阻值越大则电阻电压UR就越大,IC就获得低电平。R电阻值越小则电阻

    2018-04-13 11:19

  • cmos传输简介

    [url=]cmos传输简介[/url]

    2016-12-26 12:02

  • 【转】TTL逻辑与普通逻辑有什么区别

    ).9:Iil:逻辑输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不负载电阻而直接引出作为输出端,这种形式的称为开路

    2016-08-23 21:39

  • 请问在CMOS模式DATA_CLK_N怎么

    CMOS模式,该引脚怎么?参考非正式版本,该引脚接地,而在AD9361 BBCZ DATASHEET中,该引脚悬空,到底哪种是正确的?该引脚接地会有什么影响吗?

    2018-10-19 09:37

  • 接地电阻的测试原理

    、使用与操作1、测量接地电阻值时接线方式的规定仪表上的E端钮5m导线,P端钮20m线,C端钮40m线,导线的另一端分别

    2009-09-23 23:57

  • CMOS集成电路使用时的技术要求

    噪声干扰。使电路产生误动作,破坏正常的逻辑关系.而且也极易使栅极感应静电造成击穿损坏。所以,对于“与”、“与非” CMOS 集成电路的多余端采取高电平措施;对于“

    2018-12-13 09:47

  • TTL电平和CMOS电平的区别!

    负载电阻而直接引出作为输出端,这种形式的称为开路。开路的TTL、CMOS、ECL分别称为集电极开路(OC)、漏极开

    2018-01-17 14:52

  • [转]CMOS器件空闲管脚的处理 精选资料分享

    将其所有的输入端接地(或正电源Vcc);3.对于与门、与非门多余的输入端,可将其正电源Vcc;也可将其与使用中的输入端并接在一起使用;4.对于或、或非门多余的输.

    2021-07-30 08:03

  • 接地零的区别

    外壳带电时 ,若其接地电阻r′D较大,故障电流ID不足以使保护装置动作,则因工作电阻rD的存在,使中性线上一直存在电压U0=IDrD,此时 ,保护零设备的外壳上长时间存在危险的电压U0,危及

    2018-12-13 22:47