• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • CMOS电路多余输入端悬空,会造成逻辑混乱,该如何处理?

    的输入端,做悬空处理,是非常不当的做法。CMOS电路的输入端是不允许悬空的,因为悬空会使电位不定,破坏正常的逻辑关系。另外,悬空

    2018-10-22 22:50

  • cmos传输简介

    [url=]cmos传输简介[/url]

    2016-12-26 12:02

  • 请教一下CMOS门电路的输入端为什么不能悬空呢?

    请教一下CMOS门电路的输入端为什么不能悬空呢?如果悬空又会有何影响呢?

    2023-03-24 11:06

  • OC为什么要上拉电阻?输出是悬空的就一定要加上拉电阻吗?

    OC为什么要上拉电阻,输出是悬空的就一定要加上拉电阻?要不要电阻都是悬空的,不要电阻的时候,我认为输出也是高电平,高阻态是个什么东西

    2023-04-18 11:20

  • [转]CMOS器件空闲管脚的处理 精选资料分享

    CMOS数字电路的空闲引脚,应该根据CMOS数字电路的种类、引脚的功能和电路的逻辑要求,分 不同的情况进行处理。1.对于多余的输出端一般应该悬空;2.对于一个集成块中多余不用的门电路或触发器,应该

    2021-07-30 08:03

  • 一个关于CMOS的问题,本人新手,,求助

    这两个都是CMOS逻辑,那么是不是左边那个就是(A乘0)的非=1,,,右边那个就是(A乘1)的非=A的非?是不是也就是说除了接A的一段,另外一个输入端接电阻就是相当于0?另外一段接电压,如果是3.5V就表示1,如果是0.8V就是相当于0??求大神解答,

    2016-03-03 15:31

  • 【转】TTL逻辑与普通逻辑有什么区别

    ).9:Iil:逻辑输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的称为开路.开路的TTL、CMOS、ECL

    2016-08-23 21:39

  • CMOS和TTL集成门电路多余输入端如何处理?

    使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:  1、与门和与非门电路:由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平。而与

    2018-08-30 11:18

  • CMOS和TTL集成门电路多余输入端如何处理?

    使用CMOS门电路时输入端特别注意不能悬空。在使用时应采用以下方法:  1、与门和与非门电路:由于与门电路的逻辑功能是输入信号只要有低电平,输出信号就为低电平,只有全部为高电平时,输出端才为高电平

    2018-12-03 10:49

  • TTL电平和CMOS电平的区别!

    负载电阻而直接引出作为输出端,这种形式的称为开路。开路的TTL、CMOS、ECL分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否

    2018-01-17 14:52