• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • LTC4313的典型应用具有高噪声容限的2线总线缓冲器

    LTC4313的典型应用是热插拔2线总线缓冲器,提供双向缓冲,同时保持低失调电压和高达0.3的高噪声容限•VCC

    2019-05-09 07:27

  • CY8C21334的噪声容限不匹配

    所有其他设备规格VDD * 0.7沃(分钟)。但cy8c21334具有vdd-1,VIL = 0.8V,体积= 0.75。如果使用VDD = 3.3V逻辑高= -0.01噪声容限。另外一个装置相同

    2019-03-06 16:00

  • TTL电平和CMOS电平标准

    不同供电电压时情况。说一下左边第一个,其他雷同:ttl逻辑电路在供电电压5V时,Voh(最小高电平输出电压)=2.4V,Vih(最小高电平输入电压)=2V,高电平

    2008-07-21 10:22

  • TTL集成门电路的使用注意事项

    )阈值电压UT(3)噪声容限电压噪声容限电压可以衡量门电路的抗干扰能力(4)输入低电平电流IIL与输入高电平电流IIH(5)扇出系数(6)平均传输延迟时间TTL集成门电路的使用注意事项

    2009-09-24 10:27

  • 画PCB的注意事项

    模拟与数字分开,一般数字电路的抗干扰能力强,TTL 电路的噪声容限为 0.4~0.6V,CMOS 数字电路的噪声容限电源电压

    2019-05-31 08:04

  • FPGA零基础学习:数字通信中的电压标准

    ,VIH_min小于VOH_min。而VIH_max和VOH_max都是受到电源电压的影响,并且越高肯定会判断成为逻辑高,因此VIH_min和VOH_min才是影响传输的关键。所以高电平的噪声容限(NMH)为

    2023-02-14 15:58

  • 为什么在电路设计中会有蛇形走线

    了供电电压,但是对噪声容限没有什么改善(还是0.4V),后来CMOS电路逐渐取代晶体管电路成为主流,对应便有了LVCMOS电平标准:3.3V LVCMOS:VCC:3.3V;VOH》=3.2V;VOL

    2015-11-23 20:23

  • 基于28nm工艺低电压SRAM单元电路设计

    噪声容限(RSNM),进而提升SRAM存储单元的读稳定性。 在写操作时,用位线电压提供交叉耦合反相器的电源电压,降低了单元维持"1"的能力和一边反相

    2020-04-01 14:32

  •   基于MSP430单片机及USB总线的便携式血压计的设计

    ,必须满足高、低噪声容限都为正值。本文中CH375采用5 V电源供电,MSP430F149采用3.3 V供电。  CH375和MSP430F149的噪声容限值见表1。  MSP430F149驱动

    2010-12-15 10:43

  • 电源EMI滤波器的设计方法

    电磁骚扰的传播方式,大致可以分成两种:一种是传导干扰,另一种是辐射干扰。用于改善电路噪声容限的板上型噪声滤波器可设计在9kHz~1780MHz频率范围内(根据电磁兼容有关标准)某一频段下工

    2022-06-07 17:01