:一般说法是上拉增大电流,下拉电阻是用来吸收电流。1、当 TTL 电路驱动 CMOS 电路时,如果电路输出的高电平低于 CMOS
2021-12-13 06:05
上拉电阻和下拉电阻上拉电阻(Pull-Up)所谓上拉电阻就是用一个电阻将
2022-01-25 07:23
当Vccio=3. 3V时, 对于输入脚, 它兼容TTL, CMOS电平;对输出脚, 它是否也兼容TTL和CMOS电平?对CMO
2019-09-03 05:55
10mA -------上拉和下拉、限流 -------改变电平的电位,常用在TTL-CMOS匹配 -------在引脚悬空时有确定的状态 -------增加高电平
2018-06-28 06:21
CMOS和TTL通过电阻接电源,要如何判断接入高电平还是低电平?
2023-04-25 09:27
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。 1. 电阻作用: l 接电组就是为了防止输入端悬空 l 减弱外部电流对芯片产生的干扰 l 保护
2016-09-23 17:19
上拉电阻和下拉电阻问题 上拉电阻: 1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最
2019-06-27 05:55
拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。下拉
2008-05-22 08:46
方面的需求。下拉电阻的设定的原则和上拉电阻是一样的。OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入
2011-09-19 08:55
拉电阻太大会引起输出电平的延迟。(RC延时) 一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平。
2013-07-21 21:43