• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • LTC4313的典型应用具有高噪声容限的2线总线缓冲器

    LTC4313的典型应用是热插拔2线总线缓冲器,提供双向缓冲,同时保持低失调电压和高达0.3的高噪声容限•VCC

    2019-05-09 07:27

  • CY8C21334的噪声容限不匹配

    所有其他设备规格VDD * 0.7沃(分钟)。但cy8c21334具有vdd-1,VIL = 0.8V,体积= 0.75。如果使用VDD = 3.3V逻辑高= -0.01噪声容限。另外一个装置相同

    2019-03-06 16:00

  • TTL电平和CMOS电平标准

    不同供电电压时情况。说一下左边第一个,其他雷同:ttl逻辑电路在供电电压5V时,Voh(最小高电平输出电压)=2.4V,Vih(最小高电平输入电压)=2V,高电平噪声容限=|Voh-Vih|=0.4V

    2008-07-21 10:22

  • 画PCB的注意事项

    模拟与数字分开,一般数字电路的抗干扰能力强,TTL 电路的噪声容限为 0.4~0.6V,CMOS 数字电路的噪声容限为电源电压的 0.3~0.45 倍,而模拟电路部分只要有微伏级的

    2019-05-31 08:04

  • TTL集成门电路的使用注意事项

    )阈值电压UT(3)噪声容限电压噪声容限电压可以衡量门电路的抗干扰能力(4)输入低电平电流IIL与输入高电平电流IIH(5)扇出系数(6)平均传输延迟时间TTL集成门电

    2009-09-24 10:27

  • FPGA零基础学习:数字通信中的电压标准

    传输信号的“正”、“反”逻辑。ASIC_A发送信号的电平与“反”电平,接收按照单伪差分接收标准接收,然后取出其中一路作为输出。伪差分标准的信号输出幅度较小,电源逻辑比真差分电路简单,噪声容限大而且

    2023-02-14 15:58

  • 为什么在电路设计中会有蛇形走线

    ,电路的抗干扰性越好。如下图中,驱动器A传输信号到接收器B输入。高电平噪声容限=min{VOH_A}(最小输出高电平电压)— min{VIH_B}(最小输入高电平电

    2015-11-23 20:23

  • FS152单片机简述

    概叙FS152是一款低功耗,高速,高噪声容限,EPROM/ROM基于8位CMOS工艺制造的单片机,采用RISC指令集,共有42条指令,除分支指令为两个周期指令以外其余为单周期指令。这种易用、易记

    2022-01-25 08:26

  • FC703单片机概述

    概述FC703是一款低功耗,高速,高噪声容限,EPROM/ROM基于8位CMOS工艺制造的单片机,采用RISC指令集,共有42条指令,除分支指令为两个周期指令以外其余为单周期指令。这种易用、易记

    2022-01-25 07:28

  • RS-485接口器件通讯无故障偏置电路的原理和设计

    电压VAB,进而保证通讯安全无故障。如果要驱动所有接口器件输出达到定义的高电平空闲状态,VAB必须高于最大输入阈值VIT-MAX 。此外,考虑到在恶劣的工业环境中运行的情况,应该增加足够的噪声容限使得

    2018-10-15 14:09