一、对于电子电路:电阻的两端并联一个电容,为了减小对高频信号的阻抗,相当于微分,这样信号上升速度加快,用于提高响应速度;电容一端接电阻,一端接地,则相反,滤去高频,相当于积分,用于滤波。
2019-05-23 07:26
TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为 3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2.O
2022-01-25 07:23
:一般说法是上拉增大电流,下拉电阻是用来吸收电流。1、当 TTL 电路驱动 CMOS 电路时,如果电路输出的高电平低于 CMOS 电路的最低高电平 (一般为 3.5V), 这时就需要在 TTL 的输出
2021-12-13 06:05
反射的方法为;根据传输线的特性阻抗在其驱动端串联电阻使源阻抗与传输线阻抗匹配,或者在接收端并联电阻使负载阻抗与传输线阻抗匹配,从而使源反射系数或者负载反射系数为零。常用的端接方式为:串联
2019-06-03 07:58
在接收端并联端接一个与传输线阻抗匹配的电阻,因接收端多为大输入阻抗,故并联后电阻约等于传输线阻抗,此法虽然改进了振铃现象,但会降低高电平。
2019-05-23 08:47
将其所有的输入端接地(或接正电源Vcc);3.对于与门、与非门多余的输入端,可将其接正电源Vcc;也可将其与使用中的输入端并接在一起使用;4.对于或门、或非门多余的输.
2021-07-30 08:03
在这个系列的开篇就说到了拓扑和端接谁也离不开谁,少了谁也玩不活,采用什么拓扑没有对应的端接来消除信号的反射那可不行,所以这篇就来跟大家讨论下端接方式及其种类。我们都知道在传输线中,当阻抗出现不匹配
2016-06-13 14:38
DN281- 宽输入范围,高效率DDR端接电源实现快速瞬态响应
2019-06-18 13:37
51单片机中P0口作I/O使用时,为什么要在外部接上拉电阻1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出
2022-01-14 07:43
判断上下拉电阻时,只需要看按键按下之前,两端是高电平还是低电平。例如:R1这个电阻,一端接VCC,在按键按下之前两端是高电平,所以它就是上拉电阻,是为了检测低电平
2022-01-14 08:31