我们在电路上直接串联一个电阻,使得输出阻抗加上电阻阻值的总阻抗等于传输线阻抗,这样就能保证阻抗的连续性,减小信号的反射。
2020-03-16 11:29
一、对于电子电路:电阻的两端并联一个电容,为了减小对高频信号的阻抗,相当于微分,这样信号上升速度加快,用于提高响应速度;
2019-05-23 07:26
伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到
2018-12-03 10:49
伏安特性可知,当输入端接小于IKΩ的电阻时输入端的电压很小,相当于接低电平,所以可以通过接小于IKΩ(500Ω)的电阻到
2018-08-30 11:18
的输出阻抗,· ZIN 是接收器的输入阻抗。PS:这里仅显示CMOS和PECL/LVPECL电路。串行端接实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器
2019-09-27 07:30
这两个都是CMOS逻辑门,那么是不是左边那个就是(A乘0)的非=1,,,右边那个就是(A乘1)的非=A的非?是不是也就是说除了接A的一段,另外一
2016-03-03 15:31
最近项目在做通过xilinx的ZYNQ控制ADC采样。ADC准备采用ADS5545的CMOS输出模式。我在布板时用Hyperlynx仿真时发现有过冲现象,推荐串联33欧的端接电阻。想问一下在ADC的数据输出引脚需要
2024-12-10 06:24
的要求;前级电路输出的逻辑电平必须满足后级电路对输入电平的要求,它们之间的连接是通过电平转换或电流转换电路完成的。 CMOS
2018-12-13 09:47
工程师们,你们好!我想做的是一个测量高阻器件上电压的电路,测量DC电压,器件阻抗大约是在几百兆。第一步做的是跟随,用的是JFET高
2023-11-27 06:45
旦发生负电压,极易破坏CMOS中的保护二极管。其保护办法为在输入端处接一个电阻。 (2)
2018-10-22 22:50