:一般说法是上拉增大电流,下拉电阻是用来吸收电流。1、当 TTL 电路驱动 CMOS 电路时,如果
2021-12-13 06:05
节点A的电平向低方向(地)拉;同样,图中下部的一个Bias Resaitor 电阻因为接电源(正),因而叫做上拉电阻,意思是将电路节点A的电平向高方向(电源正)拉。 当
2024-08-22 13:59
TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低
2022-01-25 07:23
! -------上拉是对器件注入电流,下拉是输出电流 -------弱强只是上拉电阻的阻值不同,没有什么严格区分 -------对于非集电极(或漏极)开路输出型电路(如普通门
2018-06-28 06:21
当Vccio=3. 3V时, 对于输入脚, 它兼容TTL, CMOS电平;对输出脚, 它是否也兼容TTL和CMOS电平?对CMOS电平, 是否需要用OpenDrain 加上下拉
2019-09-03 05:55
在数字电路中不用的输入脚都要接固定电平,通过1k电阻接高电平或接地。 1. 电阻作用: l 接电组就是为了防止输入端悬空 l 减弱外部电流对芯片产生的干扰 l 保护cmos
2016-09-23 17:19
上拉电阻和下拉电阻问题 上拉电阻: 1、当TTL电路驱动COMS电路时
2019-06-27 05:55
电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 对上拉电阻和
2008-05-22 08:46
拉电阻太大会引起输出电平的延迟。(RC延时) 一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平。 下拉
2013-07-21 21:43
电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理 对上拉电阻和
2011-09-19 08:55