集电极开路 漏极开路 推挽 上拉电阻 弱上拉 三态门 准双向口
2016-06-02 16:22
本帖最后由 gk320830 于 2015-3-4 23:25 编辑 【经典】集电极开路,漏极开路,推挽,上拉电阻,弱上拉,三态
2012-07-29 21:17
).9:Iil:逻辑门输入为低电平时的电流(为拉电流).门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路
2016-08-23 21:39
上拉就是通过一个电阻将芯片的一个引脚或线路中的一点接电源正极(Vcc),将该处电平拉向高电平。下拉就是通过一个电阻将芯片的引脚或线路中的一点接地,将该处电平拉向低电平。其主要目的是在电路驱动器关闭时给引脚或线路节点一个固定的默认的电平。上拉电阻有时还用来增加输出引脚的驱动能力。当所接电阻值比较大时称为弱上拉或弱下拉,否则就是强上拉或强下拉。上拉电阻应用比较普遍,大部分OC或OD输出都需要接上拉电阻。单片机的大部分I/O引脚也配备了弱上拉电阻。
2019-05-20 11:15
的复位阈 值时,输出有效的复位信号;当电源电压上升到复位阈 值以上时,在至少140毫秒的时间内复位信号还将维持 有效。CS803提供漏极开路复位输出,CS809/810提供 C
2021-07-27 11:31
[url=]cmos传输门简介[/url]
2016-12-26 12:02
1.开漏输出和推挽输出的区别开漏输出只能输出低电平,需要上拉电阻才能输出高电平;推挽输出既能输出低电平又能输出高电平。(点击查看:上拉电阻和下拉电阻的详细解释)2.悬空输入、模拟输入、上拉输入、下拉
2022-01-25 06:31
断开,而对于P0口来说,就是高阻态了。对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。将上面的三极管换成场效应管
2016-06-29 11:11
关于CMOS 和TTL器件的区别CMOS:互补金属氧化物半导体逻辑器件TTL:晶体管-晶体管逻辑系列器件TTL输出级有两个晶体管,任何时刻只有一个导通,又是被称为图腾柱,或者推拉式输出;
2012-04-25 11:17
。是从电压角度理解的,若从电流理解,是同相的。mos管,当Vds过大时,漏极区下面的通道截止,怎么还会有电流当vgs一定,vds持续增大,近漏极端的沟道深度进一步减小,当vds=vgs-vgs(th
2012-07-09 17:45