• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 寄生电路的效应:Latch-Up(锁定)

    生产。在这个图中,我们同时也描绘了寄生电路,它包含了两个BJT(一个纵向npn和一个横向pnp)和两个电阻(RS是因N型衬底产生,Rw是因P阱产生)。BJT的特性和MOS是完全两样的。CMOS电路中的

    2018-08-23 06:06

  • 串联寄生电阻有何危害

    1. 真实的半导体开关器件都有寄生的并联电阻,实际上来源于导致泄露损耗的漏电流通路模型。器件的正向压降一定意义上也可看作导致导通损耗的串联寄生电阻所产生。2. MOSF

    2021-10-28 08:17

  • 在高频设计中寄生因素会怎么样影响电阻

    许多时候没有意识到实际元件中的寄生因素会影响它们的值;特别是在高频时。当频率达到几百兆赫兹时,诸如电阻、电感和电容等基本元件都会呈现出非理想的特性。这种变化在设计滤波器或试图优化供电网络、旁路网络或偏置电路时将变得非常关键。在高频设计中

    2021-04-06 09:06

  • mos管寄生电容是什么

      寄生电容是指电感,电阻,芯片引脚等在高频情况下表现出来的电容特性。实际上,一个电阻等效于一个电容,一个电感,一个电阻的串联,低频情况下表现不明显,而高频情况下,等效

    2021-01-11 15:23

  • CMOS伪差分E类射频功率放大器设计

    本文针对蓝牙系统,设计时考虑寄生电感的影响,采用TSMC 0.18μm CMOS工艺设计出了一个差分E类功率放大器,有效地抑制了寄生电感对系统性能的影响,同时给出了设计方法和设计过程。

    2019-08-06 06:01

  • 寄生电容有什么含义?

    寄生电容一般是指电感,电阻,芯片引脚等在高频情况下表现出来的电容特性。实际上,一个电阻等效于一个电容,一个电感,和一个电阻的串联,在低频情况下表现不是很明显,而在高频情

    2019-09-29 10:20

  • 如何计算电阻

    如何计算电阻电阻器有哪些分类?

    2022-01-20 07:32

  • 请问CMOS电平是否需要用OpenDrain加上下拉电阻来实现?

    当Vccio=3. 3V时, 对于输入脚, 它兼容TTL, CMOS电平;对输出脚, 它是否也兼容TTL和CMOS电平?对CMOS电平, 是否需要用OpenDrain 加上下拉

    2019-09-03 05:55

  • 请问CMOS器件之间连接需要加限流电阻来防止瞬时脉冲吗

    我在某些CMOS器件的输入端看到了限流电阻,而大多数却并没有,有人说最好在器件的所有端口都接上470ohm的电阻来增加稳定性,请问这在现代器件的电路连接中是否必要?此外,CMO

    2020-11-19 20:14

  • 寄生电容器是什么?

    低频下,所有三种电容器均未表现出寄生分量,因为阻抗明显只与电容相关。但是,铝电解电容器阻抗停止减小,并在相对低频时开始表现出电阻特性。这种电阻特性不断增加,直到达到某个相对高频为止(电容器出现电感)。铝聚合物电容器为

    2019-08-15 06:33