• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • CMOS源电阻及其对源极跟随器增益的影响

    CMOS源跟随器很难使用CMOS器件进行设计,因为与双极结型晶体管(BJT)相比,CMOS器件的跨导较低。因此,非常规跟随器必须设计为提供接近1的增益。相比之下,简单共

    2023-03-08 16:27

  • CMOS-4

    CMOS-4 - CMOS-4 - NEC

    2022-11-04 17:22

  • 想问下大家,CMOS图像传感器的增益和可编程分别是什么意思?

    可编程指的是什么意思呢?是说CMOS里面集成有处理器?windows size字面意思是窗口尺寸,但是SXGA似乎是传输协议啊,这句话总体是什么意思呢?下面一句中的gain增益指的是什么?接收的光子数吗?麻烦大家了

    2016-04-28 10:50

  • 一种增益提升高速CMOS运算跨导放大器的设计

    设计了用于高速高分辨率ADC 的CMOS 全差分运算放大器,采用套筒式级联增益自举电路,达到高增益带宽且低功耗。在3.3V 电源电压下,用TSMC 0.35μmCMOS 工艺模型,通过Cadence 软件Spectr

    2009-12-14 11:12

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度

    2012-06-07 14:21

  • 基于增益提高技术的高速CMOS运算放大器的设计与实现

    本文设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14

    2012-06-06 13:08

  • 应用于DVB-T调谐器的CMOS可变增益中频放大器设计

    采用TSMC 0.18μm RF CMOS工艺设计了一种适用于DVB-T 调谐器的可变增益中频放大器。该放大器以信号相加式单元为主体电路,采用三级级联结构,实现了对数增益随控制电压连续、近似线

    2009-12-14 11:10

  • 一种高单位增益带宽CMOS全差分运算放大器

    设计并讨论了一种高单位增益带宽cmos全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故

    2011-07-31 21:51

  • 浅析CMOS高线性变增益放大器

    1 引言在无线通信中接收信号的功率变化极大,因此接收机的模拟前端必须具有增益调节的功能,这主要由中频变增益放大器实现。中频增益控制范围一般在60~80dB,通常由级联的变增益

    2019-06-18 06:30

  • 3~5 GHz超宽带可变增益CMOS低噪声放大器的设计

    基于TSMC 0.18 m RF CMOS工艺,设计了一款工作在3 GHz~5 GHz的增益连续可调CMOS低噪声放大器。采用RC电阻负反馈式结构以获得良好的输入匹配和噪声性能。通过改变第二级MOS管的偏流, 在工作

    2013-09-25 17:34