• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • Cadence PCB SI分析特性阻抗变化因素教程

    Cadence PCB SI分析特性阻抗变化因素教程 CadencePCB SI工具是一个强大的SI分析软件,下面

    2010-03-21 18:37

  • 差分信号等长阻抗匹配

    在高速PCB中,为实现差分信号等长,且差分对每条线阻抗连续,有时候我们需要对单差分对做特殊调整。 对它的绕线进行补偿,但是这种补偿,需要依据仿真分析结果对差分对进行调整,仿真结果提供给

    2023-03-06 16:44

  • Cadence如何建立PCBCadence建立PCB步骤详解

    Cadence 是一个大型的EDA 软件,它几乎可以完成电子设计的方方面面,包括ASIC 设计、FPGA 设计和PCB 板设计。Cadence 在仿真、电路图设计、自动布局布线、版图设计及验证等方面

    2018-02-07 17:11

  • PCB设计中常见的走线等长要求

    PCB设计中常见的走线等长要求

    2023-11-24 14:25

  • PCB设计做等长走线的目的是什么

    PCB设计中,等长走线主要是针对一些高速的并行总线来讲的。 由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDRSDRAM)甚至4次,而随着芯片运行频率的提高

    2020-10-24 09:29

  • PCB设计工程师浅谈绕等长的概念

    1.关于等长 第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。 不知道从什么时候起,绕等长成了一种时尚,也成了

    2021-01-20 12:11

  • PCB设计中绕等长线的方法和技巧

    等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟

    2019-04-26 15:27

  • CADENCE PCB设计技术方案

    CADENCE PCB设计技术方案 CADENCE PCB设计解决方案能为解决与实现高难度的与制造密切相关的设计提供完整的设计环境,该设计解决方案集成了从设计构

    2010-04-29 08:53

  • PCB设计中如何实现等长走线

    PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行

    2020-11-22 11:54

  • PCB阻抗控制是什么?PCB阻抗控制原理?

    一站式PCBA智造厂家今天为大家讲讲PCBA线路板中的阻抗特性与受控阻抗是什么?PCB阻抗特性与受控阻抗原理。在PCBA

    2024-06-26 09:20