初学Allegro ,遇到问题请教大家软件版本 Cadence Allegro 16.6盲孔设计如上图, 四层PCB走线为Layer 1 和 Layer 2.添加盲孔文件是提示错误
2019-01-04 16:24
之前用cadence16.6创建并绘制了PCB,但是用cadence17.4打开了,并修改了一个点,之后用16.6就打不开了,想请问下能不能解决这个问题,或者能不能用caden
2020-12-23 11:07
`6层一阶板,1层到2层直接按L2就打孔了,但是打到2层以后,要打2-5层孔,应该怎么操作呢?请大侠指点下小白。谢谢了。`
2017-12-02 15:04
使用cadence自带的XILINX的fpga的PCB封装,其焊盘不是表贴焊盘而是通孔焊盘,这是为什么?所用FPGA型号为spartan6系列xc6slx150csg484,图一是封装的top层
2020-08-05 16:08
请问版上的高手大大阿铁Layout有办法找到重叠孔吗?另如,我打GND孔,可是同个地方多打了好几次有办法透过DRC检查出来吗?谢谢
2018-10-31 13:35
大家有么有遇到cadence16.5打了补丁后用不了的情况呢?{:14:}
2012-09-04 12:54
为什么我打第一个孔是没有drc错误之后我复制 粘贴 就出现vs错误了呢?
2019-09-17 04:02
产品由3个pcb构成,三块板只有一块板螺丝孔和主机机壳连接,其他两块pcb螺丝孔接的机壳都是塑料的。打静电时打金属机壳会把那块有接地螺丝的板上芯片打死。然后我把主板螺丝
2020-10-07 17:09
layerL2---------GNDL3---------signalL4---------powerL5---------GNDL6---------bottom layer其中L2-L3、L4-L5使用芯板,这样子的叠层结构过孔该如何打?之前画了一版,因为不了解情况,随意
2014-06-04 13:37
在网上看到有人说了如下理论:电源电容处的回流地过孔数量要与输入/输出过孔数一样多。对于这个理论我表示有点怀疑,电源的滤波电容和上下拉电阻都属于功耗很小的元器件,电流经过电容回流到地孔的电流应该很小。所以没必要打这么多孔!理论上1个过孔打在电容滤波附件就可以了吧。大
2019-02-25 09:59