大家好,我使用的是DSPIC33 FJ256MC710A DSP。我无法理解如何选择IO引脚上的上拉或下拉电阻。我查阅了数据表,它指出:可选择的开放漏极、上
2019-08-07 14:05
和高电平,比如有可能1 ~ 2v为逻辑0,5 ~ 6v为逻辑1。一、上拉电阻1. 应用场景上拉电阻应用在
2022-01-14 07:37
TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为 3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2.OC门电路必须使用上拉
2022-01-25 07:23
你好。我想将一个 ESP32 的 TX 引脚连接到三个 ESP8266 的 RX 引脚。它适用于两个 rx 引脚,但不适用于三个,因为并联 rx 引脚的内部上
2023-05-25 07:56
Quartus II 中管脚上拉电阻(弱上拉)的设置方法Quartus II 中管脚上
2012-08-12 16:10
我们目前正在努力禁用 SCT 输入引脚上的内部上拉电阻。我们使用的是 OM13084 板,我们使用的引脚是:表头:J1.19引脚
2023-03-29 08:58
没用的,都想在引脚上安装个上拉电阻,甚至还能说出些理由:稳定性啦、速度啦...。 其实,“上拉电阻”和“
2016-06-26 16:52
Quartus II 中管脚上拉电阻(弱上拉)的设置方法:
2015-05-13 17:06
。2、OC 门电路必须加上拉电阻,以提高输出的搞电平值。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉
2021-07-27 06:52
IO内置上拉电阻的阻值是多少?所有IO都有内置上拉电阻么,阻值是否一样?
2024-02-21 06:17